网站大量收购闲置独家精品文档,联系QQ:2885784924

低延迟自组织网网络层FPGA设计与实现-通信与信息系统专业论文.docx

低延迟自组织网网络层FPGA设计与实现-通信与信息系统专业论文.docx

  1. 1、本文档共97页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
低延迟自组织网网络层FPGA设计与实现-通信与信息系统专业论文

摘 摘 要 I I 摘 要 不同于传统有中心节点的基站-移动终端模式的无线网络,无线自组织网是一 种由若干个对等设备自由组成的无线网络。由于其具有网络结构灵活、可独立组 网、抗毁性强等优势,无线自组织网已成为了无线通信技术发展的重要方向之一。 无线自组织网通常采用 CSMA/CA 或 TDMA 的接入方式,其端到端传输时延较大, 不适用于如军事通信等对时延要求较高的场合。 为解决自组织网中通信节点传输时延较大的问题,本文在以太网接口和物理 层链路的基础上,设计并在 FPGA 上实现了一种竞争和时分多址相结合的接入和 组网方式,并实现了节点间的高精度全局时间同步。全文的主要工作如下: 首先,讨论了现有的自组织网接入方式以及常见的时间同步算法,并根据机 载自组织网的时间同步及数据传输应用场景,以及物理层链路和硬件系统的约束, 提出了明确的低延迟自组织网的网络层设计指标。 其次,根据设计指标,分为广播通道、数据通道、收发切换三个大模块设计 了低延迟自组织网的网络层方案,分别用于实现节点入退网及高精度时间同步、 用户 IP 化业务数据传输及 TDD 信道接入控制三大功能,并给出了一种在竞争接 入模式和时分多址接入模式之间灵活切换的流程。 随后,分模块详细讨论了广播通道、数据通道和收发切换三大模块的 FPGA 实现细节,包括各大模块的总体结构框图、各子模块的状态转移、组帧与解帧的 流程,以及竞争和时分多址接入模式的收发切换控制,并给出了一种通过以太网 接口的 UDP 配置通道进行链路管理的方法。 最后,本文对网络层连同物理层一起的全链路,分为双节点 AD/DA 回环和多 节点无线传输两个场景进行了详细的测试。结果表明,实现后的网络层配合物理 层链路可以在 100km 范围内实现最小 4.5ms 的端到端延迟,提供最大约 6.4Mbps 的单向传输带宽,可支持各种类型的以太网数据包,并实现 4ns 的同步精度。 本文的研究内容给出了一种基于 FPGA 的低延迟自组织网的解决方案,具有 较强的可扩展性,为自组织网的低延迟应用提供了参考方案 关键词:自组织网、低延迟、IP 化数据传输、高精度时间同步、FPGA ABSTRACT ABSTRACT II II ABSTRACT Compared to the traditional centralized wireless network with base station and mobile device, wireless Ad hoc network is composed by equal peers. Wireless Ad hoc network has become an important branch of wireless communication technology, because it is more flexible, more robust than traditional wireless network, and can construct network independently. Normally, Wireless Ad hoc network uses CSMA/CA or TDMA protocol to access the media, which results in large end to end transmission latency. Therefore, Wireless Ad hoc network using CSMA/CA or TDMA protocol is not applicable for low latency scenario, like military communication. To solve this problem, based on the Ethernet interface and the physical communication link, this thesis has designed a media access and network construction protocol combined competition and TDMA method, and implemented on FPGA. Meanwhile, this thesis has also designed and implemented a high precision global time synchronization protocol. The main contribution of this thesis are as follows: Firstly, this thesis h

您可能关注的文档

文档评论(0)

peili2018 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档