APS系统中低功耗流水线型ADC的设和分析.docxVIP

APS系统中低功耗流水线型ADC的设和分析.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
APS系统中低功耗流水线型ADC的设和分析

优秀毕业论文 精品参考文献资料 摘要在中高速 摘要 在中高速ADC中,流水线型ADC因兼顾速度和精度的优势而得到广泛的 应用。其应用范围主要包括图像采样处理,数字视频和快速以太网等多个方面。 与此同时,随着电子产品日趋小型化和便携化,低功耗也成为考量电路的一个 重要指标。 本文设计了一个8比特,5MS/s采样速率的流水线型ADC,用于有源像素 传感器(APS)的读出电路。采用SMIC 0.18 J-tm工艺下,最大的DNL和INL分 别为0.2LSB和O.8LSB,电路信噪比SNR为49.82dB,在3.3V驱动电压下,整 体功耗为33mW。 在本设计中主要有以下几个特点: 其一,在像素点采样电路和模数转换电路之间使用相干双采样技术,不仅 能够顺利地提取采样电路中每个像素点的曝光信号,同时能够抑制像素点采样 电路的各种噪声和非理想因素的干扰,从而在整体上提高了信噪比,优化了系 统性能。 其二,在ADC设计中,采用每级1.5比特结构和数字纠错技术,大大提高 了运放和比较器的误差容限;在具体电路设计中,采用动态比较器、Power Down 等技术大大降低了整体运放的功耗。 关键词:相关双采样技术有源像素传感器低功耗动态比较器流水线型 模数转换器 AbstractIIl Abstract IIl 11igh speed ADCs,pipelined ADC is very popular because of its good mixture of speed and resolution.Its application includes signal process,digital video and fast Ethernet etc.At the same time,as electronic products become more and more portable, low power consumption is becoming more and more important in design issues. An 8 bits 5MS/s pipelined ADC is presented in this paper,which applies to the readout of APS(active pixel sensor).The 8b ADC is implemented in a O.1 8¨m CMOS technology.The maximum of DNL and INL is 0.2LSB and 0.8LSB,SNR, achieves 49.8dB,and the entire prototype consumes 33roW at 3.3V supply voltage. There ale 2 points to say as follows: Firstly,CDS block is applied between pixel sampling circuit and pipelined ADC, which can not only catch the signal,but also reduce the noise of the pixel circuit, increasing the SNR and optimizing the whole circuit. Secondly,the prototype of 1.5 bits/stage and DEC increase the error threshold both in OPA and comparator.Dynamic comparator and the power down technique are applied to reduce the power dissipation.The designed ADC finally achieves the goal of low power consumption. Keyword:CDS APS Low Power Consumption Dynamic Compalator Pipelined ADC Il 箍二重曼l 箍二重曼l言 第一章引言 第一节设计背景 上世纪中叶,计算机的诞生标志着人类开始迈入信息时代,而随着计算机硬 件技术的不断发展,更多的创新产品也在不断涌现。1981年,第一只商业化鼠 标诞生,为计算机技术的发展开创了另一个崭新天地,其重大和深远的影响至 今仍在延续。 当今,鼠标已经成为计算机硬件设备中不可或缺的一个重要组成部分,经历 了第一代的机械滚轮鼠标后,第二代光学鼠标已经进入了一个成熟应用时期。 光学鼠标结合了一个可见光源以及光学传

您可能关注的文档

文档评论(0)

151732372 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档