网站大量收购独家精品文档,联系QQ:2885784924

基于poe多节点数据传输实现-集成电路工程专业论文.docxVIP

基于poe多节点数据传输实现-集成电路工程专业论文.docx

  1. 1、本文档共58页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于poe多节点数据传输实现-集成电路工程专业论文

苏州大学学位论文使用授权声明 本人完全了解苏州大学关于收集、保存和使用学位论文的规定, 即:学位论文著作权归属苏州大学。本学位论文电子文档的内容和纸 质论文的内容相一致。苏州大学有权向国家图书馆、中国社科院文献 信息情报中心、中国科学技术信息研究所〈含万方数据电子出版社)、 中国学术期刊(光盘版〉电子杂志社送交本学位论文的复印件和电子 文档,允许论文被查阅和借阅,可以采用影印、缩印或其他复制手段 保存和汇编学位论文,可以将学位论文的全部或部分内容编入有关数 据库进行检索。 涉密论文口 本学位论文属 在一一一年一一月解密后适用本规定。 非涉密论文 t论文作者签名:来碎 日期: 川千 t 导师签名:兔台礼队日期:以 lf. 飞〉 I I 基于 POE 的多节点数据传输方案的实现 中文摘要 基于 POE 的多节点数据传输的实现 中文摘要 本论文对 POE(以太网供电)系统组成、以太网协议、数据包发送接收的机制及其 应用的理论分析,通过搭建 FPGA 中间平台设计实现了一种多节点数据传输的方案。 本设计采用以太网作为网络传输方式实现数据的封包发送,利用 Altera 公司的 Cyclone Ⅳ系列芯片 EP4CE10E22C8N 为系统主控芯片,以 POE 交换机作为供电设 备端提供 48V 电源。以 FPGA 的软件平台 QuartusⅡ13.1 为工具,用 Verilog HDL 硬 件语言编写模块,整个工程采用自顶向下的设计方法,其硬件平台通过自己搭建, 采用 Modelsim 来验证设计结果。 本设计总共可以分为两个部分,前半部分为硬件电路设计,选取 FPGA 主芯片、 物理层芯片以及以太网接口电路的设计。物理层芯片通过对比时下最常用的两款芯 片最终确定选择 DM9000A 来完成此部分功能。以太网接口电路有电源时钟设计、芯 片配置电路设计、RJ45 接口设计采用 Altium Designer 软件设计原理图和 PCB,引入 POE 交换机扮演供电的角色。后半部分为 FPGA 软件设计,软件设计中将整体划分 为具体的模块:时间节点模块、成帧模块、控制模块。其中控制又细分为初始化、 接收、发送、读写配置等模块。最后整个设计都下载到硬件系统上进行验证。 实际板级验证是将发送给 PC 机的数据包通过 IPtool 工具捕获,将数据包和之前 发送的数据对比,虽有一定的丢包率,但基本完成整体传输功能。 关键词: POE;以太网;数据帧;FPGA 作 者:左祥 指导老师:张骥、乔东海 II II Abstract Implementation of muti-node data transmission based on POE Implementation of muti-node data transmission based on POE Abstract In this paper,through the theoretical analysis and application of composition of POE system,Ethernet protocol and packet to send or receive,carry on a multi-node data transmission scheme based on FPGA.Using Ethernet as network transmission mode for data packets to send.This design uses Altera’s Cyclone Ⅳ series chip EPCE10E22C8N as system controller chip and use POE switchers provide 48 V power role as power supply devices,meanwhile use QuartusⅡ13.1 as development tool.The entire project use top-down design method and Verilog HDL is used to complete all of the modules.The hardware platform build itself,Modelsim is adopted to verify the design results. The design can be divided into two parts.One is hardware circuit design,the choose of FPGA chips and physical chips as well as Ethernet fr

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档