北邮数字电路和逻辑设计实验实验报告(上).docVIP

北邮数字电路和逻辑设计实验实验报告(上).doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
北邮数字电路和逻辑设计实验实验报告(上).doc

北京邮电大学电路实验中心 <数字电路与逻辑设计实验(上)> 实 验 报 告 班 级 学 院 实验室 审阅教师 XXX XXX XXX 姓名(班内序号):XXX) 学 号: 2xxx 实验时间:XXXX 评定成绩: 目录 TOC \o 1-5 \h \z HYPERLINK \l bookmark3 \o Current Document \h 实验1 Quartus II原理图输入法设计与实现 3 HYPERLINK \l bookmark4 \o Current Document \h 一、 实验目的 3 HYPERLINK \l bookmark5 \o Current Document \h 二、 实验所用器材 3 HYPERLINK \l bookmark6 \o Current Document \h 三、 实验任务要求 3 网、实验原理图 3 HYPERLINK \l bookmark8 \o Current Document \h 五、实验仿真波形图及分析 4 HYPERLINK \l bookmark9 \o Current Document \h 实验2用VHDL设计与实现组合逻辑电路 5 HYPERLINK \l bookmark10 \o Current Document \h 一、 实验目的 5 HYPERLINK \l bookmark11 \o Current Document \h 二、 实验所用器材 5 HYPERLINK \l bookmark12 \o Current Document \h 三、 实验任务要求 5 四 VHDL代码 5 HYPERLINK \l bookmark27 \o Current Document \h 五、实验仿真波形图及分析 7 HYPERLINK \l bookmark18 \o Current Document \h 实验3用VHDL设计与实现时序逻辑电路 8 一 $验S白勺 8 HYPERLINK \l bookmark20 \o Current Document \h 二、 实验所用器材 8 HYPERLINK \l bookmark21 \o Current Document \h 三、 实验任务要求 8 HYPERLINK \l bookmark15 \o Current Document \h 四、 模块端口说明及连接图 8 五、 VHDL代码 9 六、 实验仿真波形图及分析 10 HYPERLINK \l bookmark22 \o Current Document \h 实验4用VHDL设计与实现数码管动态扫描控制器 10 HYPERLINK \l bookmark23 \o Current Document \h —、实验目的 10 HYPERLINK \l bookmark24 \o Current Document \h 二、 实验所用器材 11 HYPERLINK \l bookmark25 \o Current Document \h 三、 实验任务要求 11 HYPERLINK \l bookmark26 \o Current Document \h 网、模块端口说明及连接图 11 五、 VHDL代码 11 六、 实验仿真波形图及分析 15 HYPERLINK \l bookmark28 \o Current Document \h 故障及问题分析 16 HYPERLINK \l bookmark29 \o Current Document \h 总结和结论 17 实验1 Quartus II原理图输入法设计与实现 —、实验目的 熟悉用Quartus II原理图输入法进行电路设计和仿真; 掌握Quartus II图形模块单元的生成与调用; 熟悉实验板的使用。 二、 实验所用器材 计算机; 直流稳压电源; 数字系统与逻辑设计实验开发板。 三、 实验任务要求 用逻辑门设计实现一个半加器,仿真验证其功能,并生成新的半加器图形模块单元。 用(1)中生成的半加器模块和逻辑门设计实现一个全加器,仿真验证其功能,并下载到实 验板测试,要求用拨码开关设定输入信号,发光二极管显示输出信号。 用3线-8线译码器(74LS138)和逻辑门设计实现函数F=C_B_A_+C_BA_+CB_A_+CBA,仿真验证 其功能,并下载到实验板测试。要求用拨码幵关设定输入信号,发光二极管显示输出信号。 实验原理 (1)半加器原理图 (2)全加器原理图 Ai I INPUT 1 ) vcc Bi i S INPUT 1 vcc Ci-1 (3)函数F原理图 INPUT VCf Sa ha A S B CO instl 7

您可能关注的文档

文档评论(0)

ggkkppp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档