南理工dds实验报告 蒋立平给优秀..docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
南京理工大学 电子线路课程设计 孙砺 1004210240 PAGE2 / NUMPAGES24 南京理工大学 电子线路课程设计(DDS) 学 号:1004210240 姓名:孙砺 学院(系):电光院 专业:电子信息工程 题目:数字频率合成器(DDS) 指导老师:姜萍 2012年12月13日 目录 摘要3 关键字3 正文 4 一.设计要求 4 二. 设计方案 4 1.方案论证 4 2.整体工作原理图 5 三. 各子模块设计原理 6 1.频率预置与调节电路 6 2.累加器 7 3.相位控制 8 4.波形存储器 9 5.10位D触发器 11 6.时钟 11 7.测频电路 13 8.波形选择显示 15 9.消颤电路 16 10.总的电路图16 四. 调试17 五. 仿真 18 六.编程下载19 结论 19 致谢20 参考文献 20 摘要 本报告探究了数字频率合成器的构成,使用了QuartusII软件和SmartSOPC实验箱,借助可编程逻辑器件,实现了实验的预期目的,可以进行交换显示,测频,四波形(方波,正弦波,锯齿波,三角波)切换。详细介绍了电路实现的基本原理以及电路的仿真、编译过程。 关键词 DDS 测频 累加器 脉冲 Abstract This report describes the Digital Frequency Synthesizer components, the use of the software and SmartSOPC QuartusII experimental box, with programmable logic device to achieve the desired goal of the experiment, can be exchanged, frequency measurement, the four waveforms (square wave, sine wave , sawtooth, triangle wave) switches. Details of the circuit as well as the basic principles of circuit simulation, the compiler process Key words DDS phase cumulative frequency control Frequency MeasuremenT 正文 设计要求 对直接频率合成器采用自顶向下的模块化方法进行设计,要求设计层次清晰、合理;构成整个设计的功能模块既可以采用原理图输入法实现,也可采用文本输入法实现。 1. 基本要求 a. 利用QuartusII软件和SmartSOPC实验箱实现DDS的设计。 b. DDS中的波形存储器模块用Altera公司的Cyclone系列FPGA芯片中的RAM实现,RAM结构配置成212×10类型。 c. 具体参数要求:频率控制字K取4位;基准频率fc=1MHz,由实验板上的系统时钟分频得到; d.系统具有清零和使能的功能。 e.利用实验箱上的D/A转换器件将ROM输出的数字信号转换为模拟信号,能够通过示波器观察到正弦波形; f.通过开关(实验箱上的Ki)输入DDS的频率和相位控制字,并能用示波器观察加以验证; 2. 提高要求 a. 通过按键(实验箱上的Si)输入DDS的频率和相位控制字,以扩大频率控制和相位控制的范围;(注意:按键后有消颤电路)。 b. 能够同时输出正余弦两路正交信号。 c. 在数码管上显示生成的波形频率。 d. 充分考虑ROM结构及正弦函数的特点,进行合理的配置,提高计算精度。 e. 设计能输出多种波形(三角波、锯齿波、方波等)的多功能波形发生器。 f. 自己添设其他功能。 二、 设计方案 1.方案论证 DDS的基本结构图如下图所示,主要由相位累加器、相位调制器、波形数据表(ROM)、D/A转换器构成。 相位累加器由N位加法器和N位寄存器构成。每来一个时钟clock信号,加法器就将频率控制字fword与累加寄存器输出的累加相位数据相加,相加的结果又反馈送至累加寄存器的数据输入端,以使加法器在下一个时钟脉冲的作用下继续与频率控制字相加。这样,相位累加器在时钟作用下,不断对频率控制字进行线性相位累加。由此可以看出,相位累加器在每一个时钟脉冲输入时,把频率控制字累加一次,相位累加器输出的数据就是合成信号的相位,相位累加器的溢出频率就是DDS输出的信号频率。用相位累加器输出的数据作为波形存储器的相位取样地址,这样就可把存储在波形存储器内的波形抽样值(二进制编码)经查找表查出,完成相位到幅值转换。波形存储器的输出送到D/A转换器,由D/A转换器将数字信号转换成模拟信号输出,DDS信号波程示

文档评论(0)

wyjy + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档