第四章组合电路..pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第四章 组合逻辑电路  概 述 4.1、4.2 组合逻辑电路的分析方法和设计方法 (2) 写出各输出逻辑表达式。 得最简与—或表达式: (4)画出逻辑图: 4.4.1 编码器 (2)功能表 4.4.2 译码器 二进制译码器的结构 4.4.3 数据选择器 4.4.5 加法器 本章小结 LT H H L H H H H H L L H H H L 9 H H H H H H H L L L H H H L 8 L L L L H H H H H H L H H L 7 H H H H H L L L H H L H H L 6 H H L H H L H H L H L H H L 5 H H L L H H L L L H L H H L 4 H L L H H H H H H L L H H L 3 H L H H L H H L H L L H H L 2 L L L L H H L H L L L H H L 1 L H H H H H H L L L L H H L 0 g f e d c b a 字形 输 出 输 入 十进制或功能 D3 D2 D1 D0 BL LE CMOS七段显示译码器74HC4511功能表 * * × × × × H H H 锁 存 熄灭 L L L L L L L × × × × H L × 灭 灯 H H H H H H H × × × × L × × 灯 测 试 熄灭 L L L L L L L H H H H H H L 15 熄灭 L L L L L L L L H H H H H L 14 熄灭 L L L L L L L H L H H H H L 13 熄灭 L L L L L L L L L H H H H L 12 熄灭 L L L L L L L H H L H H H L 11 熄灭 L L L L L L L L H L H H H L 10 LT g f e d c b a 字形 输 出 输 入 十进制 或功能 BL LE D3 D2 D1 D0 CMOS七段显示译码器74HC4511功能表(续) 74HC4511 (3)功能说明: ① 输入D3 D2D1 D0为8421BCD码; ② 输出a ~ g,高电平有效, ③ 辅助控制功能: 灯测试输入 不管其他输入为何值, 用于检测数码管各段是否正常。 灭灯输入 用于将无效的零熄灭。 不管其他输入为何值, 输出a ~ g均为1, 锁存使能输入 锁存器不工作,译码器的输出随输入码的变化而变化; 当LE由0跳变为1时,输入码被锁存,输出只取决于锁存器的内容,不再随输入的变化而变化。 应与共阴数码管配套使用; 输出a ~ g均为0, 例 由74HC4511构成24小时及分钟的译码电路如图所示, 试分析小时高位是否具有零熄灭功能。 显示译码器输出级的电路结构形式要与所选用的显示器相匹配,否则不仅不能正常工作,甚至会导致器件损坏。 (4)注意问题: 主要要求: 理解数据选择器的作用。 理解常用数据选择器的逻辑功能及其使用。 掌握用数据选择器实现组合逻辑电路的方法。 4.4.3 数据选择器 1、数据选择器的定义与功能 数据选择器:根据地址码的要求,从多路输入信号中选择其中一路输出的电路. D0 Y D1 D2 D3 4 选 1 数据选择器工作示意图 A1 A0 多路输入 一路输出 地址码输入 1 0 Y=D1 D1   常用 2 选 1、4 选 1、8 选 1和 16 选 1 等数据选择器。 74HC151 E S2 S1 S0 D0 D7 D6 D5 D4 D3 D2 D1 E Y Y 74HC151的逻辑功能示意图 8 路数据输入端 地址信号输入端 互补输出端 使能端,低电平有效 八选1数据选择器74HC151 2、集成电路数据选择器 74HC151 E S2 S1 S0 D0 D7 D6 D5 D4 D3 D2 D1 E Y Y 74HC151逻辑功能示意图 E = 1 时禁止数据选择器工作   E = 0 时,数据选择器工作。选择哪一路信号输出由地址码决定。 8 选 1 数据选择器74HC151 真值表 D7 D7 1 1 1 0 D6 D6 0 1 1 0 D5 D5 1 0 1 0 D4 D4 0 0 1 0 D3 D3 1 1 0 0 D2 D2 0 1 0 0 D1 D1 1 0 0 0 D0 D0 0 0 0 0 1 0 × × × 1 Y Y S0 S1 S2 E 输 出 输  入 因为若S2S1S0=000,则 因为若S2S1S0=010,则 Y=D0 Y=D2 D7 D7 1 1

文档评论(0)

586334000 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档