基于fpga的irig-b码基带产生电路的设计与实现-集成电路工程专业论文.docxVIP

基于fpga的irig-b码基带产生电路的设计与实现-集成电路工程专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于fpga的irig-b码基带产生电路的设计与实现-集成电路工程专业论文

目 录 第一章 绪论 ………………………………………………………………………………1 1.1 课题研究背景意义……………………………………………………………………1 1.2 课题主要研究内容……………………………………………………………………2 1.3 国内外研究现状………………………………………………………………………3 1.4 论文的结构安排………………………………………………………………………4 第二章 基于 FPGA 的 IRIG-B 编码器的设计 …………………………………………6 2.1 IRIG-B 概念 …………………………………………………………………………6 2.1.1 串行时间码 ………………………………………………………………………6 2.1.2 IRIG-B 码格式 ……………………………………………………………………7 2.1.3 IRIG-B 相关概念介 ………………………………………………………………9 2.2 IRIG-B 编码原理 ……………………………………………………………………10 2.2.1 输入输出模块 ……………………………………………………………………10 2.2.2 分频模块 …………………………………………………………………………13 2.2.3 时间提取模块 ……………………………………………………………………13 2.2.4 编码模块在 FPGA 中的实现 ……………………………………………………17 2.3 本章小结 ……………………………………………………………………………23 第三章 基于FPGA的IRIG-B码发送电路的设计 ……………………………………24 3.1 扩频通信技术 ………………………………………………………………………24 3.2 数字调制 ……………………………………………………………………………25 3.2.1差分编码模块 ……………………………………………………………………25 3.2.2扩频模块 …… ……………………………………………………………………26 伪随机序列相关概念…………………………………………………………26 m 序列的产生原理 …………………………………………………………27 Gold 序列的产生原理 ………………………………………………………29 Gold 序列的产生 ……………………………………………………………30 扩频调制………………………………………………………………………31 3.2.3 BPSK 调制模块…………………………………………………………………32 数字频率合成器………………………………………………………………32 BPSK 调制的基本原理 ………………………………………………………36 3.3 本章小结 ……………………………………………………………………………41 第四章 电路的仿真与调试 ……………………………………………………………42 4.1 开发平台介绍 ………………………………………………………………………42 4.2 电路在FPGA中的实现及仿真………………………………………………………42 4.2.1 编码电路实现及仿真 …………………………………………………………43 4.2.2 发送电路实现及仿真 …………………………………………………………45 第五章 总结与展望 ……………………………………………………………………47 参考文献 …………………………………………………………………………………48 致谢 ………………………………………………………………………………………51 基于 F 基于 FPGA 的 IRIG-B 码基带产生电路的设计与实现 第一章 绪论 第一章 绪论 第一章 绪论 基于 FPGA 的 IRIG-B 码基带产生电路的设计与实现 PAGE PAGE 1 PAGE PAGE 10 第一章 绪论 1.1 课题研究背景意义 随着现代导弹和航天事业的不断发展及其地位的与日俱增,导弹和航天试验地 域更加广阔,甚至涉及到了全球和太空深处。但是由于仅靠一台设备无法完成测控 任务,所以需要多台系统与设备。因此在试验中,要确保所有设备同步工作,得到 精准、可靠的信息,就需要一个统一的时间参考系统[1] 。“时间统一系统”的概念 因此被提了出来[2] 。在靶场,我们把为常规武器实验、航天器的发射以及测控系统 等提供基准时间信号和基准频率脉冲信号的一套电子设备称为时间统一系统,简称 “时统” 。即靶场时统系统是使整个靶场“同步”工作的基准时间,测控设备都要通过 接收时统信号,来使自己的测量数据与其它设备

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档