网站大量收购闲置独家精品文档,联系QQ:2885784924

基于CPCI总线的数字接收机测试系统硬件设计-信号与信息处理专业论文.docxVIP

基于CPCI总线的数字接收机测试系统硬件设计-信号与信息处理专业论文.docx

  1. 1、本文档共77页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
万方数据 万方数据 分类号 密级 UDC 注 1  学 位 论 文 基于 CPCI 总线的数字接收机测试系统硬件设计 (题名和副题名) 李志恒 (作者姓名) 指导教师 胡进峰 副教授 电子科技大学 成 都 (姓名、职称、单位名称) 申请学位级别 硕士 学科专业 信号与信息处理 提交论文日期 2013.04 论文答辩日期 2013.05 学位授予单位和日期 电子科技大学 2012 年 06 月 28 日 答辩委员会主席 评阅人 注 1:注明《国际十进分类法 UDC》的类号。 万方数据 万方数据 STUDY ON ELECTROMAGNETIC COMPATIBILITY PREDICTION TECHNOLOGY BETWEEN COMMUNICATION SYSTEMS A Master Thesis Submitted to University of Electronic Science and Technology of China Major: Signal and Information Processing Author: Li Zhiheng Advisor: Hu Jinfeng School: School of Electronic Engineering 万方数据 万方数据 独创性声明 本人声明所呈交的学位论文是本人在导师指导下进行的研究 工作及取得的研究成果。据我所知,除了文中特别加以标注和致谢 的地方外,论文中不包含其他人已经发表或撰写过的研究成果,也 不包含为获得电子科技大学或其它教育机构的学位或证书而使用 过的材料。与我一同工作的同志对本研究所做的任何贡献均已在论 文中作了明确的说明并表示谢意。 作者签名: 日期: 年 月 日 论文使用授权 本学位论文作者完全了解电子科技大学有关保留、使用学位论文 的规定,有权保留并向国家有关部门或机构送交论文的复印件和磁盘, 允许论文被查阅和借阅。本人授权电子科技大学可以将学位论文的全 部或部分内容编入有关数据库进行检索,可以采用影印、缩印或扫描 等复制手段保存、汇编学位论文。 (保密的学位论文在解密后应遵守此规定) 作者签名: 导师签名: 日期: 年 月 日 摘 摘 要 万方数据 万方数据 万方数据 万方数据 摘 要 随着卫星通信、移动通信、电视广播、雷达、电子战系统朝着数字化发展的 趋势,数字接收机得到了广泛的应用,因此对数字接收机的性能提出了更高的要 求。本课题的目的是设计一个测试系统能够对数字接收机中模数转换(ADC)电 路的性能参数进行测试,本文的内容是设计和实现该测试系统的硬件平台,硬件 平台的作用是通过光纤接口接收 ADC 采样数据,进行大容量缓存并通过紧凑型外 设互连标准(CPCI)总线上传到计算机进行 ADC 性能测试。 首先,本文介绍了硬件平台中采用的关键技术例如 CPCI 总线传输技术和光纤 传输技术的发展状况,同时介绍了系统实现的基本功能和主要的测试指标。 其次,介绍了系统硬件平台的设计方案。为了实现对高速光纤数据的接收, 设计了四路光纤通道,其中两路使用单模光模块,另外两路使用多模光模块,每 路数据率都高达 2.5Gpbs。利用两片 DDR2 存储芯片缓存大容量的高速光纤数据, 最大存储容量达到 2Gb。采用 CPCI 总线技术实现硬件平台与计算机间的数据通信, 同时本设计采用集成了多路高速收发器的高性能 FPGA,高速收发器能够把光模块 输入的高速串行数据解串为低速并行数据,方便 DDR2 的存储。 然后,本文介绍了系统的 FPGA 逻辑设计方案。FGPA 逻辑方案设计详细介绍 了各个功能模块的 FPGA 逻辑设计包括:CPCI 总线的 FPGA 逻辑设计、DDR2 的 FPGA 逻辑设计、高速收发器的 FPGA 逻辑设计、数据校准单元、数据解包单元等。 最后,本文给出了每个模块的调试结果以及系统整体联合调试的测试结果, 测试结果显示系统基本达到项目需求。 关键词:数字接收机,光纤传输,测试系统,紧凑型外设互连标准(CPCI) I ABSTRACT ABSTRACT With the development of satellite communications, mobile communications, television broadcasting, radar, electronic warfare systems, digital receiver has been widely used, therefore a higher demand are put forward on the performance of the digital receiver. The purpose of this pro

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档