基于CMOS工艺的低功耗脉冲型触发器设计-电路与系统专业论文.docxVIP

基于CMOS工艺的低功耗脉冲型触发器设计-电路与系统专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
浙江大学硕士学位论文 浙江大学硕士学位论文 摘要 摘 要 随着CMOS工艺的发展,集成电路的集成度和工作频率不断提高,功耗密度 不断增大.过高的功耗不仅降低了电路的可靠性,增加了封装和散热的成本,而 且降低了可携带设备的续航能力.因此,低功耗设计成为了高性能集成电路设计 的关键. 在超大规模数字集成电路中,时钟系统的功耗占了系统总功耗的30%--60%. 由时钟分配网络和触发器组成的时钟系统中,90%的功耗又是由触发器和直接驱 动触发器的时钟分配网络末端所消耗的.触发器作为基础的时序元件,它的特性 影响着系统的各项性能,如功耗、工作速度、芯片面积、信号的完整性等.因此, 设计性能优越的触发器是数字集成电路设计的重要工作. 与传统的主从型触发器相比,脉冲型触发器具有结构简单、软边沿、低延时 等优点,因此得到越来越广泛的应用.本文主要研究低功耗脉’中型触发器,首先 为了满足关键路径高性能的要求,本文设计了两个用于显性脉冲型触发器的低功 耗脉冲信号发生器N.PGI和N—PG2,并进一步设计了高速低功耗显性双边沿脉冲 型触发器SEDNIFF.新设计的N.PGl和N.PG2脉冲信号发生器通过有效地控制 内部节点的充放电路径减少了短路电流,降低了电路功耗,而且N.PG2更具有平 衡的脉冲产生时问,有利于减小脉冲型触发器的最小输入输出延时.新设计的 SEDNIFF将锁存节点内置,简化了锁存器的结构,减少了外负载对触发器的影响, 使其具备低功耗和低延时的特性.其次,为了在双电源系统中承担电平转换的任 务,本文设计了低功耗脉冲型电平转换触发器LCFF.TG.新设计的LCFF.TO在 祸合双反相器结构中加入了由脉冲信号控制的传输门,有效地减少了竞争电流, 降低了触发器的功耗.最后,为了进一步降低触发器的功耗,本文在时钟边沿触 发控制技术的基础上,结合条件放电技术和门控时钟技术的优点,提出了条件控 制时钟技术,并应用该技术设计了条件控制时钟信号脉冲型触发器CCFF.新设 计的CCFF在输入信号保持不变时能够自身封锁时钟信号,减少了触发器内部节 点的冗余充放电,大幅地降低了触发器的功耗. 本文对触发器的设计包括了前端设计和后端设计,设计实例表明新设计的脉 浙江大学硕士学位论文 浙江大学硕士学位论文 摘要 冲型触发器具有先进性和实用性.基于TSMC0.18岬工艺的后端仿真结果显示, 本文设计的各种低功耗脉)中型触发器均具有正确的逻辑功能和良好的瞬态特性. 与已有文献中的同类脉冲型触发器相比,新设计的SEDNIFF在不同输入信号开 关转换频率下均具有最小的功耗,在a=25%时它的功耗减少了7.0%17.9%,PDP 减少了12.2%,.-23.5%,适合用于对功耗和延时要求比较高的关键路径上;与同类 脉冲型电平转换触发器相比,新设计的LCFF.TG在不同输入信号开关转换频率 下均具有最小的功耗,在a=25%时它的功耗减少了15.8%-.-57.3%,PDP减少了 6.8%巧O.1%,适合用于采用双电源技术的高性能电路;新设计的CCFF在输入信 号开关转换频率小于50%时比同类脉冲型触发器具有更低的功耗,在a=10%时功 耗减少了49.6%“1.6%,由于条件控制时钟技术增大了CCFF的输入输出延时, 所以它适合用于低功耗但对延时要求不高的非关键路径上. 关键词:脉冲型触发器;低功耗;电平转换;条件控制时钟技术;CMOS 浙江大学硕士学位论文 浙江大学硕士学位论文 Abstract Abstract With the advances of CMOS process,the integration level and clock frequency of integrated circuits ale increased,leading to high power density.Huge power dissipation not only degrades the reliability of circuits and boosts packaging and cooling costs,but also weakens the endurance capacity of portable electronic devices. Thus,the low-power design becomes a prominent issue for high-performance integrat

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档