- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于DSP与CPLD的I2C总线接口的设计与实现
基于DSP与CPLD的I2C总线接口的设计与实现
摘要:介绍了一种使用CPLD完成DSP芯片I2C总线接口的设计和实现方案,重点叙述了I2C核的设计思想。
??? 关键词:PWM SG3524 控制器
带有I2C总线接口的器件可以十分方便地将一个或多个单片机及外围器件组成单片机系统。尽管这种总线结构没有并行总线那样大的吞吐能力,但由于连接线和连接引脚少,因此其构成的系统价格低、器件间总线连接简单、结构紧凑,而且在总线上增加器件不影响系统的正常工作,系统修改和可扩展性好。即使有不同时钟速度的器件连接到总线上,也能很方便地确定总线的时钟。
如今,为了提高系统的数据处理精度和处理速度,在家用电器、通讯设备及各类电子产品中已广泛应用DSP芯片。但大多数的尚未提供I2C总线接口,本文将介绍一种基于CPLD的已实现的高速DSP的I2C总线接口方案。 HYPERLINK /info/images/aet/200401/25a.gif 图1 I2C总线接口电路结构1 I2C通信协议
I2C总线是一种用于IC器件之间的二线制总线。它通过SDA(串行数据线)及SCL(串行同步时钟线)两根线在连到总线上的器件之间传送信息,通过软件寻址实现片选,减少了器件片选线的连接。CPU不仅能通过指令将某个功能单元电路挂靠或摘离总线,还可对该单元的工作状况进行检测,从而实现对硬件系统的扩展与控制。I2C总线接口电路结构如图1所示,I2C总线时序图如图2所示。
I2C总线根据器件的功能通过软件程序使其可工作于发送(主)或接收(从)方式。总线上主和从(即发送和接收)的关系不是一成不变的,而是取决于数据传送的方向。SDA和SCL均为双向I/O线,通过上拉电阻接正电源。当总线空闲时,两根线都是高电平。连接总线的器件的输出级必须是集电极或漏极开路的,以具有线“与”功能。I2C总线的数据传送速率在标准工作方式下为100kbit/s,在快速方式下,最高传送速率可达400kbit/s。??? 在数据传送过程中,必须确认数据传送的开始和结束信号(也称启动和停止信号)。当时钟线SCL为高电平时,数据线SDA由高电平跳变为低电平则定义为“开始”信号;当SCL为高电平时,SDA由低电平跳变为高电平则定义为“结束”信号。开始和结束信号都由主器件产生。在开始信号以后, 总线即被认为处于忙状态;在结束信号以后的一段时间内,总线被认为是空闲状态。
在I2C总线开始信号后,依次送出器件地址和数据,I2C总线上每次传送的数据字节数不限,但每一个字节必须为8位,而且每个传送的字节后面必须跟一个认可位(第9位),也叫应答位(ACK)。从器件的响应信号结束后,SDA线返回高电平,进入下一个传送周期。
2 设计方案
本文以DSP芯片ADSP21992与时钟芯片PCF8583的控制接口为例,说明基于CPLD的I2C总线接口设计方案。
ADSP21992是2003年最新推出的160MIPS、带CAN通信接口的适合于高精度工业控制和信号处理的高性能DSP芯片。它带有48K片内RAM、SPORT通信接口、SPI通信接口、8通道14位A/D转换器以及PWM等。??? PCF8583是一款带有256字节静态CMOS RAM的时钟/日历芯片。地址和数据严格按照双向双线制I2C总线协议传输。内置地址寄存器在每次读/写后自动递增。
2.1 系统结构设计
系统的基本功能是通过CPLD的I2C总线接口完成ADSP21992(主控芯片)与PCF8583的数据交换。系统框图如图3所示。
系统主要由两个部分组成:一是DSP与CPLD的接口;另一是I2C核。为了能在DSP指定的时刻读/写PCF8583的数据,使用DSP的读写信号、同步时钟和最高位地址控制数据的传输。最高位地址作为控制信号是因为DSP的I/O口比较少,必须优先供应给其它外设,因此用它来产生DSP提供给I2C核的片选信号。而DSP的地址总线位数较多,最高位一般使用不到,这样正好可以充分利用资源。
2.2 I2C核
I2C核原理示意图如图4所示。
整个I2C核由控制模块和I/O模块构成。其中,控制模块包括控制信号发生部分和时钟开关,I/O模块包括数据缓存和同步时钟缓存。
当DSP的最高地址位出现一个有效信号时,便会使I2C核内的触发器产生一个全局使能信号EN?熏它将会启动时钟、计数器和其它控制信号,但数据不会出现交换。如果此时DSP的读/写同步产生,则会启动相应的读/写进程,进行数据传输。??? I2C核的关键技术是:
①用计数器和全局使能信号EN配合触发进程。
由于I2C核的片选信号EN是由触发产生的,不能象电平信号一样由DSP的I/O控制,因此只能通过精确的计数器定时和读/写使能信号共同判别控制。
读/写使能信号WR_EN/RD_EN也象EN那
您可能关注的文档
- 土壤和作物营养诊断模拟比色阶的制作-中国科学院南京土壤研究所.PDF
- 土壤养分与毛脉酸模根中生物活性成分含量之间的相关-中国中药杂志.PDF
- 土壤基本性质分析水分系数颗粒密度总体密度粒径分布有机质含量.ppt
- 土壤样品的微波消解及其痕量铀的分析-现代科学仪器.PDF
- 土壤性能科学.PDF
- 土壤有效磷的测定Olsen法.DOC
- 土壤气态水扩散特征初探-西北农林科技大学学报.PDF
- 土壤检测第2部分土壤pH的测定-wolib.PDF
- 土壤有机质的测定重铬酸钾容量法.DOC
- 土壤水分管理探讨-水土保持通报.PDF
- 基于Dualex氮平衡指数测量仪的作物叶绿素含量-IngentaConnect.PDF
- 基于Er-Yb共掺杂硼硅酸盐玻璃的光学温度传感ViewTableof.PDF
- 基于FLUENT的拖网渔船球鼻艏形状减阻优化研究-大连理工大学学报.PDF
- 基于Energiron的球团矿气体还原动力学及其机理-中南大学学报.PDF
- 基于FPGA的-进制浮点乘法器的设计与研究-云南大学.PDF
- 基于FDM技术的透光浮雕制作工艺的研究-武汉职业技术学院学报.PDF
- 基于FPGA与单片机的等精度频率计的设计-电子设计工程.PDF
- 基于FPGA的通用型FIR数字滤波器的研究与设计.PDF
- 基于Gabor和灰度共生矩阵混合特征叶片泵装配质量检测-液晶与显示.PDF
- 基于FLUENT的高含硫天然气管道泄漏扩散模拟-油气储运.PDF
最近下载
- 门诊及手术室外麻醉-.ppt
- [专题]潮安县二塘村河砂可采区河砂开采作业劳务---监理规划.doc VIP
- 第二单元 歌唱七彩生活 新二年级语文暑假阅读、习作提升课(统编版).docx VIP
- 义务教育英语课程标准-二级词汇表.pdf VIP
- 食品质量检验技术.ppt VIP
- 《GB 6514-2023涂装作业安全规程 涂漆工艺安全及其通风》(2025版)深度解析.pptx
- 急性冠脉综合征(共83张PPT).pptx VIP
- (炼铁部)电工技能大赛复习题.doc VIP
- 《离婚指南》小说改编_经典戏剧剧本.doc VIP
- 2025年中国银行(河南省分行)校园招聘笔试模拟试题及答案解析.docx VIP
文档评论(0)