网站大量收购独家精品文档,联系QQ:2885784924

差分信号之剖析与探讨.pdfVIP

  1. 1、本文档共47页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Introduction 驱动端发送两个大小相等,方向相反的信号,接收端会有一个相减器,比较 这两信号的差值,来判断逻辑位是0 或是1,此即所谓的差分讯号[1]。 而下图是实际PCB 的差分走线[1]。 1 Advantage 使用差分讯号的第一个好处,就是具错误更正效果[2]。 由上图知道,如果在单端讯号中有噪声,则会直接进入接收器,严重一点可能会 造成逻辑误判。在那些对于时序有很精密要求的系统中,会有很重大的影响。然 而前述已知,接收端会有一个相减器,因此对差分讯号而言,即便有噪声,其噪 声会透过相减器相消。 2 由于差分信号的逻辑判断,是仰赖两个信号的交点,如下图[4] : 不像单端信号依靠高低两个电压判断,因而受工艺,温度的影响小,能降低时序 上的误差,同时也更适合于低幅度信号的电路。目前流行的LVDS (low voltage differential signaling )就是采用差分讯号型式[5-6],下图是LVDS Connector 的 图片[7] : 3 第二个好处,可以有较小的EMI 辐射干扰,由于数字信号在逻辑切换时,会 因电压变换产生电场,进而产生EMI 辐射,对邻近走线造成干扰[9,15],如下图 [12-14] : 由于高速数字讯号逻辑切换速度越来越快,而逻辑切换速度越快,则耗电流就越 大,同时频率也越高,由[9]可知,EMI 辐射强度与电流大小,以及频率成正比, 这等同于更进一步加大了EMI 辐射干扰。而由[11]可知,电磁波会有磁场与电场 成份,这表示若能降低磁

文档评论(0)

ma982890 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档