电子技术PPT教学课件 第九章 触发器和时序逻辑电路.pptVIP

电子技术PPT教学课件 第九章 触发器和时序逻辑电路.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
9 触发器和时序逻辑电路 9.1 双稳态触发器 双稳态触发器 1 基本R-S 触发器 5 触发器逻辑功能的转换 9.2 时序逻辑电路分析 2. 移位寄存器(串行输入、串行或并行输出) 9.4 计数器 1 二进制计数器 二进制同步加法计数器级间连接的逻辑关系 2 十进制计数器 B A Q Q SD RD C D E F CP D 4 维持阻塞 D 触发器 0 1 (1)D = 0 1 触发器状态不变 0 当CP = 0时 1 1 0 当CP = 1时 0 1 0 1 触发器置“0” 封锁 在CP = 1期间,触发器保持“0”不变 B A Q Q SD RD C D E F CP D 4 维持阻塞 D 触发器 0 1 (2) D = 1 0 触发器状态不变 1 当CP = 0时 1 1 1 当CP = 1时 0 1 1 0 触发器置“1” 封锁 在CP = 1期间,触发器保持“1”不变 封锁 D触发器真值表 D Qn+1 0 1 0 1 上升沿触 发翻转 逻辑符号 D CP Q Q RD SD 例:D 触发器工作波形图 CP D Q 上升沿触发翻转 D触发器真值表 D Qn+1 0 1 0 1 1. 将JK触发器转换为 D 触发器 D触发器真值表 D Qn+1 0 1 0 1 J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 Qn JK触发器真值表 仍为下降沿 触发翻转 D 1 CP Q J K SD RD Q 2. 将JK触发器转换为 T 触发器 SD T CP Q J K RD Q T触发器真值表 T Qn+1 0 1 Qn Qn (保持) (翻转) J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 Qn JK触发器真值表 电路的输出状态不仅取决于当时的输入信号,而且与电路原来的状态有关,当输入信号消失后,电路状态仍维持不变。这种具有存贮记忆功能的电路称为时序逻辑电路。 时序逻辑电路的特点: 上述介绍双稳态触发器,它是构成时序电路的基本逻辑单元。 寄存器是数字系统常用的逻辑部件,它用来存放数码或指令等。它由触发器和门电路组成。一个触发器只能存放一位二进制数,存放 n 位二进制时,要 n个触发器。 9.3 寄存器 RD SD RD SD RD SD RD SD 0 清零 写入指令 Q0 Q1 Q2 Q3 Q Q Q Q 1 1 1 1 1.并行寄存器 读出指令 0 0 0 0 0 0 0 0 1 0 0 0 1 1 1 1 RD SD RD SD RD SD RD SD 0 清零 0 1 1 1 写入指令 Q0 Q1 Q2 Q3 读出指令 0 1 1 1 并行输出方式 Q Q Q Q 0 0 0 0 状态保持不变 1 1 0 1 1.并行寄存器   不仅能寄存数码,还有移位的功能。  所谓移位,就是每来一个移位脉冲,寄存器中所寄存的数据就向左或向右顺序移动一位。 寄存数码 下图是用JK触发器组成的移位寄存器 清零 D 1 移位脉冲 2 3 4 1011 1 Q Q3 Q1 Q2 RD 0 0 0 0 0 0 0 1 0 0 1 0 1 0 1 1 0 1 0 1 1011 1 0 1 1 Q J K FF0 Q0 Q J K FF2 Q J K FF1 Q J K FF3 数据依次向左移动,称左移寄存器,输入方式为串行输入。 Q Q Q 从高位向低位依次输入 CP 计数器是数字电路和计算机中广泛应用的一种逻辑部件,可累计输入脉冲的个数,可用于定时、分频、时序控制等。 分类 加法计数器 减法计数器 (按计数功能 ) 异步计数器 同步计数器 (按计数脉冲引入方式) 二进制计数器 十进制计数器 N 进制计数器 (按计数制) 按二进制的规律累计脉冲个数,它也是构成其它进制计数器的基础。要构成 n位二进制计数器,需用 n个具有计数功能的触发器。 A. 异步二进制加法计数器 异步计数器:计数脉冲CP不是同时加到各位触发器。 当J、K=1时,每来一个脉冲触发器就翻转一次. 1 0 1 0 清零 RD Q J K Q Q0 F

文档评论(0)

jiandedaxia + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档