- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第2章 微处理器结构;2.1 微处理器的发展历史; 第一代,1971年开始,是4位微处理器和低档8位微处理器的时期。典型产品有:1971年10月,Intel 4004(4位微处理器);1972年3月,Intel 8008(8位微处理器),集成度为2000管/片,采用PMOS工艺,10 μm光刻技术。
第二代,1973年开始,是8位微处理器的时期。典型产品有:1973年,Intel 8080(8位微处理器);1974年3月,Motorola的MC6800;1975~1976年,Zilog公司的Z80;1976年,Intel 8085。其中Intel 8080的集成度为5400管/片,采用NMOS工艺,6μm光刻技术。; 第三代,1978年开始,是16位微处理器的时期。典型产品有:1978年,Intel 8086;1979年,Zilog公司的Z8000;1979年,Motorola的MC68000,集成度为68 000管/片,采用HMOS工艺,3μm光刻技术。
第四代,1981年开始,是32位微处理器的时期。典型产品有:1983年,Zilog公司的Z80000;1984年,Motorola的MC68020,集成度为17万管/片,采??CHMOS工艺,2μm光刻技术;1985年,Intel 80386,集成度为27.5万管/片,采用CHMOS工艺,1.2μm光刻技术。; 自Intel 80386芯片推出以来,又出现了许多高性能的32位及64位微处理器,如Motorola的MC68030 、MC68040,AMD公司的K6-2、K6-3、K7以及Intel的80486等。
第五代:1993年3月被称为Pentium的微处理器面市,1996年,一种具有双CPU,可进行并行处理的Pentium Pro问世、1998年PentiumⅡ被推向市场、后继PentiumⅢ、Pentium 4面市。。。。。;;;64G; 2.微处理器的发展趋势
目前微型计算机基本上是沿着两个方向发展:
一是生产性能更好的单片机及4位、8位微型计算机,主要是面向要求低成本的家电、传统工业改造及普及教育等,其特点是专用化、多功能、可靠性好;
二是发展16位、32位、64位微型计算机,面向更加复杂的数据处理、OA、DA科学计算等,其特点是大量采用最新技术成果,在IC技术、体系结构等方面,向高性能、多功能的方向发展。下面主要介绍一下高档微处理器技术发展的一些趋势。
;早期的4位或8位微处理器中,CPU和总线是串行工作的; 1)多级流水线结构
在一般的微处理器中,在一个总线周期(或一个机器周期)未执行完以前,地址总线上的地址是不能更新的。在流水线结构情况下,如8086以上的总线周期中,当前一个指令周期正执行命令时,下一条指令的地址已被送到地址线,这样从宏观来看两条指令执行在时间上是重叠的。这种流水线结构可大大提高微处理器的处理速度。
;80468五级流水; 2)芯片上存储管理技术
该技术是把存储器管理部件与微处理器集成在一个芯片上。目前把数据高速缓存、指令高速缓存与MMU(存储器管理单元)结合在一起的趋势已十分明显,这样可以减少CPU的访问时间,减轻总线的负担。例如,摩托罗拉的MC68030将256个字节的指令高速缓存、256个字节的数据高速缓存与MMU做在一起构成Cache/MemoryUnit。
; 3)虚拟存储管理技术
该技术已成为当前微处理器存储器管理中的一个重要技术,它允许用户将外存看成是主存储器的扩充,即模拟一个比实际主存储器大得多的存储系统,而且它的操作过程是完全透明的。
4)并行处理的哈佛(HarVard)结构
为了克服MPU数据总线宽度的限制,尤其是在单处理器情况下,进一步提高微处理器的处理速度,采用高度并行处理技术——HarVard结构己成为引人注目的趋势。
哈佛结构的基本特性是:采用多个内部数据/地址总线;将数据和指令缓存的存取分开;使MMU和转换后援缓冲存储器(TLB)与CPU实现并行操作。该结构是一种非冯·诺依曼结构。; 5)RISC结构
RISC结构就是简化指令集的微处理器结构。其指导思想是在微处理器芯片中,将那些不常用的由硬件实现的复杂指令改由软件来实现,而硬件只支持常用的简单指令。
这种方法可以大大减少硬件的复杂程度,并显著地减少处理器芯片的逻辑门个数,从而提高处理器的总性能。这种结构更适合于当前微处理器芯片新半导体材料的开发和应用。但是,这些材料与硅相比,其加工技术难于掌握,技术还不成熟,芯片的集成度还远
文档评论(0)