基带芯片的低功耗时钟系统设计-软件工程专业论文.docxVIP

基带芯片的低功耗时钟系统设计-软件工程专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
万方数据 万方数据 摘要 摘要 随着移动平台的广泛应用,基带芯片作为移动平台核心器件在功能、性能和功耗方 面的要求也越来越高,时钟产生单元作为基带芯片中产生并控制管理时钟的模块,产生 并管理的时钟数目急剧增大,简单有效管理这些时钟成为一个棘手的问题,同时时钟作 为系统功耗的一大来源,也是系统低功耗设计的一个重要手段。在大规模高性能低功耗 的要求下,基带芯片中时钟系统的设计已经成为一项有挑战性的工作。 本文从时钟产生单元在基带芯片中的功能,低功耗,物理设计等多方面出发,提出 了一种结构化、低功耗的时钟系统架构,该架构以统一的方式产生并管理时钟,支持软 硬件的时钟控制,硬件的自动时钟切换技术显著提高了时钟切换的速度,并采用动态电 压频率调整技术、时钟源共享,多级门控以及快速频率缩放机制等多种低功耗设计方法, 对基带芯片的模块时钟频率控制粒度更为精细,在低功耗模式下关闭频率较大的时钟源 使用频率较小的时钟源灵活控制了性能和功耗之间的平衡。该架构采用了芯片级和子系 统级两级时钟产生控制设计,子系统级的时钟产生单元由芯片级的时钟产生单元控制, 满足了时钟性能和时钟统一产生控制的要求。在所设计架构基础上,本文设计实现了时 钟产生单元各个模块,并在微控制器验证平台上对其进行验证,通过对验证点仿真结果 的分析,设计达到了预期的功能要求。 经过多个多模基带芯片项目的实践,本文提出的时钟设计方法能够帮助项目快速确 定时钟方案,在时钟控制管理、低功耗和物理设计等方面也取得了很好的效果,此外在 复用性方面该设计方法表现出了明显的优势。 关键词:基带芯片 时钟 低功耗 自动时钟控制 Abstract Abstract With wide application of mobile platform, as the core device in mobile platform, baseband has more requirements in the respect of function, performance and power. As the module providing clock to baseband system, Clock Generation Unit generates and manages a large amount of clock which is increased sharply, so simple and effective management of these clocks becomes difficult. At the same time, as clock is one of the major source of system power consumption, the low power design of CGU is an important way to reduce the system power consumption. With the requirements of large scale, high performance and low power consumption for baseband, the design of clock system becomes a challenging job. For the consideration of function, low power and physical design for CGU in baseband, this paper proposes a structured and low power clock system architecture, this clock architecture generates and manages clocks in a unified way, which support the control by software and hardware, an auto clock switch technique by hardware significantly improved the speed of clock switch. In the respect of low power design, it supports dynamic voltage frequency scaling(DVFS), clock source sharing and fast clock frequency scaling and other low power design methods, by which CGU can control the clocks

您可能关注的文档

文档评论(0)

peili2018 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档