eda全加器实验报告.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
eda全加器实验报告   1位全加器设计实验报告彭世晶   实验目的:用原理图输入法完成半加器和全加器的设计,熟悉和练习QuartusⅡ的应用。   实验原理:1位全加器可以用两个半加器及一个或门连接而成,因此需要首先完成半加器的设计。用最简单的原理图输入法来完成半加器及全加器的设计。实验真值表:   半加器   全加器   实验逻辑图:   半加器   全加器   实验程序:   半加器   moduleh_adder(a,b,so,co);//半加器描述inputa,b;outputso,co;   assign{co,so}=a+b;//两位二进制数直接相加endmodule或门   moduleor2a();//或门逻辑描述   outputc;inputa,bassignc=a|b;endmodule   全加器顶层文件   modulef_adder(ain,bin,cin,cout,sum);//一位全加器顶层设计描述   outputcout,sum;inputain,bin,cin;   wiree,d,f;//定义网线型变量作内部单元连接线h_adderu1(ain,bin,e,d);//使用位置关联法进行例化h_adderu2(.a(e),.so(sum),.b(cin),.co(f));   or2au3(.a(d),.b(f),.c(cout));//使用端口名关联法进行例化   Endmodule   实验波形图:   半加器   全加器   实验RTL图:   实验结果与分析:   通过EDA实验我对编程环境QuartusⅡ有了一定的了解,也初步了解了硬件平   台。我个人认为老师应当增加实验次数,以便我们加强自己的动手能力。   实验课程名称:EDA技术与应用   -1-   -2-   -3-   -4-   -5-   实验一:1位全加器设计   实验目的:用原理图输入法完成半加器和全加器的设计,熟悉和练习Max+PlusⅡ的应用。   实验原理:1位全加器可以用两个半加器及一个或门连接而成,因此需要首先完成半加器的设计。用最简单的原理图输入法来完成半加器及全加器的设计。   实验内容:   一:、建立一个文件夹,设此文件夹为本项设计工程的工作库。文件夹起名为Quanjiaqi。   、进入原理图输入系统,在File/New下建立新的原理图设计文件。   、在原理图输入窗口中右击选择输入元件项EnterSymbol,在所弹出窗口中查找所需元件INPUT、OUTPUT、AND2、XNOR、NOT并放入当前窗口。完成半加器电路图(如下图)并起名为保存在Quanjiaqi工作库内。   (4)、选择File/Project/SetProjecttoCurrentFile项,将当前设计项目设置成工程文件。然后在MAX+PLUSⅡ下拉菜单中选择Compiler项对原理图工程文件进行编译。   、进入波形文件输入系统,在File/New下建立新的波形设计文件,文件名默认为。   、选择Node/NodefromSNF项,在弹出的窗口首选List键,将节点信号添加到右栏。   、设置波形参量,设置File/Endtime项为34us,设半加器输入信号a、b为高低电平,保存文件,用默认文件名及扩展名。   、运行时序仿真器:选择MAX+plusⅡ/Simulateor项,并观察分析输出信号co、so。波形图如下   、选择File/open下文件,并将其设置成当前工程文件,然后选择File/   CreateDefaultSymbol项将当前文件设置成包装好的单一元件,留以备用。   二、、重复“一”中的步骤从第开始,将调入元件改成INPU、TOUTPUT、OR2以及第一步中包装入库的Banjiaqi元件,输入原理图,起名为保存在Quanjiaqi工作库中,并对其进行编译。   、设置Quangjiaqi原理图文件的波形文件,并对其进行时序仿真。步骤重复“一”,从第步开始。文件默认为输入信号端为ain、bin、cin,输出信号端为sum、cout,对其进行观察分析。   三、、选择Assign/Device选择EPF10K10LC84-4型号芯片,然后选择Assign/Pin\Location\Chip选项,在弹出的窗口中NodeName栏中输入全加器端口名ain、bin、cin并选择芯片引脚号。从PinType选项中选择Input型,Sum、cout选择Output型。   、在引脚锁定完成后,选择MAX+plusⅡ/Compiler选项对文件从新进行编译一次。   、选择MAX+plusⅡ/Programmer选项,在弹出的窗口,然后选择Option/HardwereSetup硬件选项,并在其下拉菜

文档评论(0)

a888118a + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档