网站大量收购闲置独家精品文档,联系QQ:2885784924

南京师范大学物理科学与技术学院通信原理实验课件实验十八 Turbo码编解码实验.ppt

南京师范大学物理科学与技术学院通信原理实验课件实验十八 Turbo码编解码实验.ppt

  1. 1、本文档共19页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验十八 Turbo码编码与解码实验 实验十八 Turbo码编码与解码实验 一、实验目的 二、实验原理 三、操作说明 四、实验内容 五、实验报告要求 一、实验目的 1、掌握TURBO码的编解码原理。 2、掌握TURBO码的软件仿真方法。 3、掌握TURBO码的硬件仿真方法。 4、掌握TURBO码的硬件设计方法。 二、实验原理 1、Turbo码的原理 2、Turbo码的设计 3、电路原理图 1、 Turbo码的原理 1、 Turbo码的原理 输入,输出为1110010 1、寄存器为00:输入为1,反馈位为1,状态为100,输出为1; 2、寄存器为10:输入为0,反馈位为1,状态为110,输出为1; 3、寄存器为11:输入为0,反馈位为0,状态为011,输出为1; 4、寄存器为01:输入为0,反馈位为1,状态为101,输出为0; 5、寄存器为10:输入为1,反馈位为0,状态为010,输出为0; 6、寄存器为01:输入为0,反馈位为1,状态为101,输出为0; 7、寄存器为10:输入为0,反馈位为1,状态为110,输出为1; 8、寄存器为11:输入为1,反馈位为1,状态为111,输出为0; 1、 Turbo码的原理 交织时,输入序列为: a11 a12 a13 a14 a21 a22 a23 a24 a31 a32 a33 a34 a41 a42 a43 a44 通过行列交织后变为: a11 a21 a31 a41 a12 a22 a32 a42 a13 a23 a33 a43 a14 a24 a34 a44 1、 Turbo码的原理 复接器将两路或三路信号,串接起来变为一路信号,码率为原来码率的1/2或1/3。设:编码器输入为:a1,a2,a3……;编码器1输出为b1,b2,b3……;编码器2输出为c1, c2, c3 ……。当码率为1/2时,开关电路的输出为:b1,c2,b3,c4…… 复接器的输出为:a1,b1,a2,c2,a3,b3,a4,c4……当码率为1/3时,开关电路的输出为:b1,c1,b2,c2……复接器的输出为:a1,b1,c1,a2,b2,c2,a3,b3,c3,a4,b4,c4……。 1、 Turbo码的原理 1、 Turbo码的原理 3、 Turbo码的设计 process(cs_turbo,datain) variable sys2,parity2,parity1 : std_logic_vector(4 downto 0); variable i : integer range 0 to 5; variable reg1,reg2 : std_logic_vector(1 downto 0); variable m1,m2 : std_logic; variable temp1,temp2 : std_logic; variable recept1 : std_logic_vector(4 downto 0); begin if cs_turbo=1 then for i in 0 to 5 loop if i=5 then --Initialize reg1:=00;reg2:=00; --Interleave recept1(4):=datain(4);recept1(3):=datain(2);recept1(2):=datain(0); recept1(1):=datain(1);recept1(0):=datain(3); sys2:=recept1; --Output dataout=0 datain(4 downto 0) parity1 parity2; 3、 Turbo码的设计 else --Encode one m1:=reg1(1) xor reg1(0) xor datain(i); temp1:=m1 xor reg1(0); reg1:=m1 reg1(1); parity1:=temp1 parity1(4 downto 1); --Encode two m2:= reg2(1)

文档评论(0)

ormition + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档