数字移相信号发生器设计说明书.doc

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
word格式文档 专业整理 word格式文档 专业整理 课程设计任务书 (指导教师填写) 课程设计名称 现代电子系统课程设计 学生姓名专业班级 设计题目 数字移相信号发生器设计 课程设计目的 掌握数字移相信号发生器的工作原理和设计方法; 掌握DDS技术的工作原理; 掌握GW48_SOPC实验箱的使用方法; 了解基于FPGA的电子系统的设计方法。 设计内容、技术条件和要求 基于DDS技术利用VHDL设计并制作一个数字式移相信号发生器。 (1)基本要求: a.频率范围:1Hz~4kHz,频率步进为1Hz,输出频率可预置。 b.A、B两路正弦信号输出,10位输出数据宽度 c.相位差范围为0~359°,步进为1.4°,相位差值可预置。 d.数字显示预置的频率(10进制)、相位差值。 (2)发挥部分 a.修改设计,增加幅度控制电路(如可以用一乘法器控制输出幅度)。 b.输出幅度峰峰值0.1~3.0V,步距0.1V c.其它。 时间进度安排 布置课题和讲解:1天 查阅资料、设计:4天 实验:3天 撰写报告:2天 主要参考文献 何小艇 《电子系统设计》 浙江大学出版社 2008.1 潘松 黄继业 《EDA技术实用教程》 科学出版社 2006.10 王勇 《EDA》实验指导书 电工电子实验教学中心 2006.8 指导教师签字: 2009年 12月 14日 word格式文档 摘 要 在现代的信号分析和处理领域,高精度的频率和相位测量非常重要,它是理论和工程分析的重要工具。使用模拟或数字示波器测量频率,是我们最常用的方法,同时也是不是很精确的方法;同时如果要测量两路信号的相位差,使用示波器又不是很方便。而且示波器的价格最低需要几千元,对于普通人来讲不是最佳选择。 在本文中,我们设计了一个数字移相信号发生器设计。主要分为如下几个部分: 键盘和显示模块: 用键盘输入,数码管显示频率控制字和相位控制字。采用按键复用的方法。 数字DDS模块:分为频率合成模块和相位合成模块。具体的方案论证将在下面进行。 时钟模块:由于系统需要时钟频率和实验箱上的不匹配,需要频率变换,具体的方案论证将在下面进行。 高速DA模块:输出两个频率和幅度相同相位不同的正弦波,且同时频率和相位差可调。 关键词:频率、移相、VHDL、FPGA、DDS 目 录 TOC \o 1-3 \h \u 8940 一.任务解析 3 8329 1 任务与要求 3 30807 2 系统原理框图 3 19944 二.系统方案论证 3 2420 2.1 总体方案与比较论证 3 26755 2.2系统原理与结构 4 748 2.2.1主要芯片选型 4 1761 2.2.2系统结构 4 21413 三. 数字DDS(DDFS)模块设计 5 11487 3.1 DDFS原理 5 18003 3.2频率合成模块 6 8069 3.3相位合成模块 6 9331 3.4数字DDS实现方式 7 8333 四.时钟模块设计 9 5702 4.1设计方案论证 9 5876 4.2方案的实现 9 20362 五. 键盘和显示模块设计 10 5462 5.1 硬件设计 10 22266 5.2 软件设计及仿真 10 29666 六. 高速DA模块 11 26340 七. 程序整体设计 11 8993 7.1模块整合 11 5970 7.2整体仿真 13 17909 八. 总结 13 18074 8.1测试性能概览 13 21615 8.2 系统误差原因分析 13 6995 8.2.1噪声的混入: 13 22126 8.2.2数字式移相信号发生器的误差 14 4858 8.3心得体会 14 一.任务解析 1 任务与要求 基于DDS技术利用VHDL设计并制作一个数字式移相信号发生器。 a.频率范围:1Hz~4kHz,频率步进为1Hz,输出频率可预置。 b.A、B两路正弦信号输出,10位输出数据宽度 c.相位差范围为0~359°,步进为1.4°,相位差值可预置。 d.数字显示预置的频率(1-4000)(10进制)、相位差值(00-FF)。 2 系统原理框图 图1-1 DDS数字移相调频原理框图 二.系统

您可能关注的文档

文档评论(0)

zxiangd + 关注
实名认证
内容提供者

本人从事教育还有多年,在这和大家互相交流学习

1亿VIP精品文档

相关文档