网站大量收购独家精品文档,联系QQ:2885784924

3位数字显示的简易频率计3.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验报告 实验名称 3位数字显示的简易频率计 专业 航空电子设备维修 姓名 张振中 学号 09352—29 同组人 杨冬 指导老师 田平 实验仪器: EWB仿真软件、Multisim10.0仿真软件 实验步骤及原理: 简易频率计原理框图如图(a)所示计数器在门控信号fg变为高电平时对被测频率fx计数,当fg变为低电平时计数结束,计数结果被锁存器锁存并送到译码器显示输出,然后将计数器复,等待第二测量计数。 锁存器 锁存器 LE Fg 控 CR 制 器LE CP计数器 CR 译码器 数字显示 图(a)中控制器的输入信号fs是标准的1hz方波信号,经控制器产生一个1s宽的高电平开门信号fg,同时产生一个锁存器加载数据使能信号LE和一个计数器复位信号CR。各信号之间的时序关系应满足图(b)所示的时序关系。图(b)给出了控制器的参考原理电路。 (1)进入EWB的主窗口,在电路工作区建立控制器仿真电路文件建好的仿真电路如图所示。 (2)设置输入信号fs参数。双击图中的时钟信号源,打开参数设置对话框。设置输入标准频率为fs=1hz,占空比为50%。 (3)调用逻辑分析。按图把fs、fg、LE和CR接入分析仪输入端,以观察各信号的时序关系。 (4)启动仿真开关,在双击逻辑分析仪图标,展开其面板。设置clooks per division(预设时钟分度,相当于设置时间坐标刻度)为32,然后单击Reset 钮,在移动滚条直到屏幕上显示出2~3个测量波形。 (5)从逻辑分析仪输出的波形可以知道该控制器满足频率计的控制器设计要求。 1.用555定时器构成的多谐振荡器产生的标准1 Hz信号,其原理.原理图如下 555_VIRTUAL 555_VIRTUAL Timer GND DIS OUT RST VCC THR CON TRI 28.86k? R1 28.86? R2 10nF C 10nF Cf 12V Vs 0 8 7 4 1 2.由D触发器和非门构成的控制器电路,其原理及原理图如下 维持阻塞D触发器是用时钟脉冲CP上升沿触发的,只有在CP上升沿到达时,电路才会接收D端的输入信号而改变状态,而在CP为其它值时,不管D端输入为0还是为1,触发器的状态不会改变。在一个时钟脉冲CP作用时间内,只有一个上升沿,电路状态最多只能改变一次。 3、74LS90N构成的分频电路 4、十进制计数器数码管显示 5、74LS138译码器构成的函数信号发生器 6、3位数字显示的简易频率计

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档