第5章时序逻辑电路习题解答.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
5-1 分析图5.77所示时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图和时序图。 图5.77 题 5-1图 解:从给定的电路图写出驱动方程为: 将驱动方程代入D触发器的特征方程,得到状态方程为: 由电路图可知,输出方程为 根据状态方程和输出方程,画出的状态转换图如图题解5-1(a)所示,时序图如图题解5-1(b)所示。 题解5-1(a)状态转换图 题解5-1(b)时序图 综上分析可知,该电路是一个四进制计数器。 5-2 分析图5.78所示电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。A为输入变量。 图5.78 题 5-2图 解:首先从电路图写出驱动方程为: 将上式代入触发器的特征方程后得到状态方程 电路的输出方程为: 根据状态方程和输出方程,画出的状态转换图如图题解5-2所示 题解5-2 状态转换图 综上分析可知该电路的逻辑功能为: 当输入为0时,无论电路初态为何,次态均为状态“00”,即均复位; 当输入为1时,无论电路初态为何,在若干CLK的作用下,电路最终回到状态“10”。 5-3 已知同步时序电路如图5.79(a)所示,其输入波形如图5.79 (b)所示。试写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图和时序图,并说明该电路的功能。 (a) 电路图 (b)输入波形 图5.79 题 5-3图 解:电路的驱动方程、状态方程和输出方程分别为: 根据状态方程和输出方程,可分别做出和Y的卡诺图,如表5-1所示。由此做出的状态转换图如图题解5-3(a)所示,画出的时序图如图题解5-3(b)所示。 表5.1 状态转换表 00 01 11 10 0 00/0 00/0 00/1 00/1 1 01/0 11/0 11/0 11/0 5-3(a) 状态转换图 题解5-3(b)时序图 综上分析可知:当输入X为序列110时,输出Y=1,因此,该电路是110序列检测器。 5-4 试画出用4片74LS194A组成16位双向移位寄存器的逻辑图。74LS194A的功能表见表5.9。 解:见图题解5-4。 5-5 在图5.80所示的电路中,若两个移位寄存器中的原始数据分别为A3A2A1A0=1100,B3B2B1B0=0001 图5.80 题 5-5图 解:经过4个CLK信号后,两个寄存器里的数据分别为: , 这是一个4位串行加法器电路。 5-6 分析图5.81的计数器电路,画出电路的状态转换图,说明这是多少进制的计数器。十六进制计数器74161的功能表如表5.13所示。 图5.81 题 5-6图 解:图5.81所示的电路,是用异步置零法构成的十进制计数器,当计数进入状态,与非门译码器输出低电平置零信号,立刻将74161置成状态,由于是一个过渡状态,不存在稳定状态的循环中,所以电路按这十个状态顺序循环,从而构成十进制计数器。 5-7 分析图5.82的计数器电路,在M=0和M=1时各为几进制?计数器74160的功能表与表5.13相同。 图5.82 题 5-7图 解:图5.82所示的电路,是用同步置数法将74160接成的可变模计数器。 在M=1时,当电路进入状态以后,,下一个CLK到达时,将置入电路中,使,然后再从0100继续做加法计数。因此,电路按这六个状态顺序循环,从而构成六进制计数器。 同理。在M=0,电路将按这八个状态顺序循环,故形成八进制计数器。 5-8 图5.83电路时可变模计数器。试分析当控制变量A为0和1时电路各为几进制计数器。74161的功能表见表5.13。 图5.83 题 5-8图 解:这是用同步置数法接成的可控进制计数器。在A=1时,计数器计为后,给出信号,下一个CLK到来时计数器被置成,故是一个十二进制计数器。在A=0时,计数器计为后,给出信号,下一个CLK到来时,计数器被置成,故构成十进制计数器。 5-9 十六进制计数器74161的功能表如表5.13所示,试以74161设计一个可控进制计数器,当输入控制变量M=0时工作在五进制,M=1时工作在十五进制。请标出计数器输入端和进位输出端。 解:此题可有多种接法。图题解5-9是利用同步置数法接成的可控计数器,因为每次置数时置入的是,所以M=1时,应从状态译出信号;而在M=0时,应从状态译出信号。 题解 5-9图 5-10 试分析图5.84计数器电路的分频比(即与的频率之比)。74161的功能表见表5.13。 图5.84 题 5-10图 解:第(1)片74161是采用置数法接成的七进制计数器。每当计数器状态进入(十五)时译出信号,置入(九),所以是15-9+1=7进制计数器。 第(2)片74161是采用置数法接成的九进制计数器,当计数器状态进入(十五)时译出信号,置入(七),所以是15-

文档评论(0)

153****9595 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档