全数字锁相环原理及应用讲解.docVIP

  • 19
  • 0
  • 约2.38千字
  • 约 6页
  • 2019-07-03 发布于浙江
  • 举报
全数字锁相环原理及应用 摘要: 首先介绍全数字锁相环的结构,及各个模块的作用,接着讲述全数字锁相环的工作原理,然后介绍在全数字锁相环在调频和解调电路、频率合成器中的应用。 关键字:全数字锁相环 数字环路鉴相器 数字环路滤波器 数字压控振荡器 1. 前言 锁相环(PLL,Phase Locked Loop 技术在众多领域得到了广泛的应用。如信号处理,调制解调,时钟同步,倍频,频率综合等都应用到了锁相环技术。传统的锁相环由模拟电路实现,而全数字锁相环(ADPLL,All Digital Phase Locked Loop 与传统的模拟电路实现的PLL 相比,具有精度高且不受温度和电压影响,环路带宽和中心频率编程可调,易于构建高阶锁相环等优点,并且应用在数字系统中时,不需A/D及D/A转换。随着通讯技术、集成电路技术的飞速发展和系统芯片的深入研究,全数字锁相环将会在其中得到更为广泛的应用。 2. 全数字锁相环结构及原理 图1 数字锁相环路的基本结构 (1数字环路鉴相器(DPD ) 数字鉴相器也称采样鉴相器,是用来比较输入信号与压控振荡器输出信号的相位,它的输出电压是 对应于这两个信号相位差的函数。它是锁相环路中的关键部件,数字鉴相器的形式可分为:过零采样鉴相器、触发器型数字鉴相器、超前—滞后型数字鉴相器和奈奎斯特速率取样鉴相器。 (2数字环路滤波器(DLF ) 数字环路滤波器在环路中

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档