- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 第七章时序逻辑电路的分析与设计 内容提要: 主要介绍时序逻辑电路的通用分析和设计方法。 * 7.1概述 时序逻辑电路的定义 时序逻辑电路的结构形式 时序逻辑电路的分类 主要内容: * 7.1.1时序逻辑电路的定义 若一个逻辑电路在任何时刻产生的输出信号不仅与该时刻的输入信号有关,而且还与电路原来的状态有关,则称该电路为时序逻辑电路。 * 7.1.2时序逻辑电路的结构 时序逻辑电路的一般结构如图7-1所示。 (7.1) (7.2) 式(7.1)是输出方程。式(7.2)是存储电路的驱动方程或称激励方程。式(7.3)是存储电路的状态方程。 (7.3) 图7-1 * 7.1.3时序逻辑电路的分类 按照电路的工作方式,时序逻辑电路可以分为同步时序逻辑电路和异步时序逻辑电路两大类。 按照电路输出对输入信号的依从关系,时序逻辑电路又可分为Mealy型时序电路和Moore型时序电路。 * 7.2时序逻辑电路的分析 由触发器构成的同步时序逻辑电路的分析方法 状态表的两种不同格式及填写方法 由触发器构成的异步时序逻辑电路的分析方法 时序逻辑电路的分析举例 主要内容: * 7.2.1时序逻辑电路的分析步骤 1.由给定的逻辑电路图写出下列各逻辑方程式: (1)各触发器的时钟方程。 (2)各触发器的驱动方程。 (3)时序电路的输出方程。 2.将驱动方程代入相应触发器的特性方程,求得电路的状态方程(或次态方程)。 3.根据状态方程和输出方程,列出该时序电路的状态表,画出状态转换图或时序图。 4.根据电路的状态转换图说明该时序逻辑电路的逻辑功能。 * 表7-1 Mealy型电路状态表格式 现 态 Qn 次态Qn+1/输出Z 输入X 表7-2 Moore型电路状态表格式 输入X 输出 Z 次态Qn+1 现态Qn * 状态图是一种反映时序状态转换规律及相应输入、输出取值关系的有向图。 同步时序逻辑电路两种模型的状态图 * 7.2.2同步时序逻辑电路的分析举例 例7-1 分析图7-2所示的同步时序逻辑电路的功能。 图7-2 例7-1的逻 辑电路图 * 解: 1.写出时序电路的各逻辑方程式 (1)这是一个同步时序电路,故时钟方程可以不写 (2)时序电路的驱动方程 (3)时序电路的输出方程。 2.将驱动方程代入J-K触发器特性方程, 得到状态方程 * 3.列出该时序电路的状态表,画出状态转换图和时序图 表7-3 例7-1的状态表 现态 Q2n Q1n 次态Q2n+1Q1n+1/输出Z X=0 X=1 00 01/0 11/1 01 10/0 00/0 10 11/0 01/0 11 00/1 10/0 * 图7-3 例7-1的状态图 图7-4 例7-1电路的工作波形 * 4.电路的逻辑功能分析 由状态图可知,例7-1中的逻辑电路是一个二进制可逆计数器。图7-4中,画出了减计数情况下电路的工作波形。 * 7.2.3异步时序逻辑电路的分析举例 例7-2 分析图7-5电路所示的异步时序逻辑电路。 图7-5 例7-2的逻辑电路图 * 解:该电路属于Moore型异步时序逻辑电路。 1.写出时序电路的各逻辑方程式 (1)时钟方程 (2)驱动方程 (3)输出方程 2.将驱动方程代入JK触发器特性方程,得到状态方程 (CP由1→0时有效) ( 由1→0时有效) , * 3.列出该时序电路的状态表,画出状态转换图和时序图 表7-4 例7-2电路的状态表 现态 Q1n Q0n 次态 Q1n +1 Q0n+1 FF0 CP0=CP FF1 CP1= Q0n 输出 Z 0 0 0 1 ↓ ↑ 0 0 1 1 0 ↓ ↓ 0 1 0 1 1 ↓ ↑ 0 1 1 0 0 ↓ ↓ 1 图7-6 例7-2的状态图 * 图7-7 例7-2的时序波形图 4.电路的逻辑功能分析 由状态图或时序图可知,
原创力文档


文档评论(0)