- 1、本文档共10页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(4-*) 1 RS触发器 * (4-*) 电子技术 数字电路部分 第四章 触发器 (4-*) 第四章 触发器 § 4.1 概述 § 4.2 触发器的基本形式 § 4.3 触发器按逻辑功能的分类 § 4.4 触发器逻辑功能的转换 § 4.5 触发器的触发方式 § 4.6 触发器应用举例 (4-*) 触发器 触发器输出有两种可能的状态:0、1; 输出状态不只与现时的输入有关,还与原来的输出状态有关; 触发器是有记忆功能的逻辑部件。 按功能分类:R-S触发器、D型触发器、JK触发器、T型触发器等。 概述 (4-*) § 4.1 基本 RS 触发器 (一)由与非门组成的基本 RS 触发器 1. 电路结构及逻辑符号 Q Q SD RD G1 G2 Q Q SD RD S R SD RD Q Q Q = 1,Q = 0 时,称为触发器的 1 状态,记为 Q = 1; Q = 0,Q = 1 时,称为触发器的 0 状态,记为 Q = 0。 RD SD 置0端,也称复位端。 R 即 Reset 置1端,也称置位端。 S 即 Set Basic Flip - Flop 信号输入端 互补输出端,正常工作时,它们的输出状态相反。 低电平有效 (4-*) 工作原理 Q Q SD RD G1 G2 1 1 0 1 1 0 0 0 SD RD 功 能 说 明 输 入 Q Q 输 出 2. 工作原理及逻辑功能 0 1 1 1 1 0 触发器被置 0 触发器置 0 1 0 (4-*) 2. 工作原理及逻辑功能 Q Q SD RD G1 G2 1 1 0 1 1 0 0 0 SD RD 功 能 说 明 输 入 Q Q 输 出 1 0 0 1 1 1 触发器被置 1 触发器置 0 1 0 触发器置 1 0 1 (4-*) 2. 工作原理及逻辑功能 Q Q SD RD G1 G2 1 1 0 1 1 0 0 0 SD RD 功 能 说 明 输 入 Q Q 输 出 1 1 触发器置 0 1 0 触发器置 1 0 1 触发器保持原状态不变 不 变 G1 门输出 G2 门输出 (4-*) 2. 工作原理及逻辑功能 Q Q SD RD G1 G2 输出状态不定(禁用) 不 定 1 1 0 1 1 0 0 0 SD RD 功 能 说 明 输 入 Q Q 输 出 触发器置 0 1 0 触发器置 1 0 1 触发器保持原状态不变 不 变 0 0 1 1 输出既非 0 状态,也非 1 状态。当 RD 和 SD 同时由 0 变 1 时,输出状态可能为 0,也可能为 1,即输出状态不定。因此,这种情况禁用。 (4-*) 3. 逻辑功能的特性表描述 次态 现态 指触发器在输入信号变化前的状态,用 Qn 表示。 指触发器在输入信号变化后的状态,用 Qn+1 表示。 触发器次态与输入信号和电路原有状态之间关系的真值表。 (4-*) 0 0 0 0 1 × 触发器状态不定 0 × 1 0 1 0 1 0 0 触发器置 0 0 0 1 0 1 1 0 1 触发器置 1 1 1 1 1 1 0 0 1 1 触发器保持原状态不变 说 明 Qn+1 Qn SD RD 基本 RS 触发器特 性表的简化表示 Qn 1 1 1 0 1 0 1 0 不定 0 0 Qn+1 SD RD 与非门组成的基本 RS 触发器特性表 置 0 端 RD 和置 1 端 SD 低电平有效。 禁用 RD = SD = 0。 称约束条件 注意 (4-*) 波形分析举例 解: [例] 设下图中触发器初始状态为 0,试对应输入波形 画出 Q 和 Q 的波形。 Q Q SD RD S R SD RD 保持 初态为 0,故保持为 0。 置 0 保持 Q Q 置 1 (4-*) (4-*) (二)基本 RS 触发器的两种形式 特 性 表 Qn 1 1 1 0 1 0 1 0 不定 0 0 Qn+1 SD RD 不定 1 1 0 0 1 1 1 0 Qn 0 0 Qn+1 SD RD Q Q SD RD S R Q Q SD RD S R 逻 辑 符 号 置 0、置1 信号低电平有效 置 0、置1 信号高电平有效 注意 弄清输入信号是低电平有效还是高电平有效。 (4-*) § 4.2 几种时钟触发器的逻辑功能 实际工作中,触发器的工作状态不仅要由触发输入 信号决定,而且要求按照一定的节拍工作。为此,需要 增加一个时钟控制端 CP。
文档评论(0)