改进的51单片机大容量数据存储器的系统扩展.docVIP

改进的51单片机大容量数据存储器的系统扩展.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
浙江师范大学数理与信息工程学院课程设计——改进的51单片机大容量数据存储器的系统扩展 PAGE PAGE 14 数理与信息工程学院 课 程 设 计 题 目: 改进的51单片机大容量数据存储器的系 统扩展 专 业: 计算机科学与技术(专升本) 班 级: 计算机专升本班 姓 名: 丁孟玮 学号 指导老师: 余水宝 成 绩: ( 2006.6 ) 目 录 引 言………………………………………………………………………3 1.1概述 …………………………………………………………………………3 1.2本设计任务……………………………………………………………………3 1.3系统主要功能…………………………………………………………………3 第2节 硬件设计………………………………………………………………4 2.1系统的硬件设计及功能 ………………………………………………………4 2.2CPLD的功能介绍 ……………………………………………………………5 2.3AT89C52的功能介绍……………………………………………………………5 2.4简单大容量数据存储器系统扩展 ……………………………………………9 第3节 系统软件设计……………………………………………………………12 结束语………………………………………………………………………14 参考文献 ………………………………………………………………………… 14 浙江师范大学数理与信息工程学院课程设计——新颖60秒旋转电子钟 改进的51单片机大容量数据存储器的系统扩展 数理与信息工程学院 05计算机专升本 丁孟玮 指导教师:余水宝 第1节 引 言 1.1 概述 在51 单片机应用系统中,有一些特殊的应用场合需要使用大容量的数据存储器。传统的用IO 口线直接控制大容量数据存储器的片选信号的扩展系统存在运行C51编译的程序时容易死机的缺点。文中先介绍一种传统I/O口线直接控制大容量数据存储器,比较简单.后根据实际使用的应用系统,介绍了一种改进的基于CPLD的51系列单片机大容量数据存储器的扩展方法,包括硬件组成和软件处理方法。 1.2 本设计任务 大容量数据存储器的扩展 1.3 系统主要功能 MCS-51 单片机系统扩展时,一般使用P0 口作为地址低8位(与数据口分时复用),而P2口作为地址高8位,它共有16根地址总线,最大寻址空间为64KB。但在实际应用中,有一些特殊场合,例如,基于单片机的图像采集传输系统,程控交换机话单的存储等,需要有大于64KB 的数据存储器。在以往的扩展大容量数据存储器的设计中,一般是用单片机的IO口直接控制大容量数据存储器的片选信号来实现,但是这种设计在运行以C51编写的程序(以LARGE 方式编译)时往往会出现系统程序跑飞的问题,尤其是在程序访问大容量数据存储器(如FLASH)的同时系统产生异常(如中断),由于此时由IO 口控制的片选使FLASH 被选中而SRAM 无法被选中,堆栈处理和函数参数的传递无法实现从而导致程序跑飞的现象。文章介绍一种基于CPLD 的大容量数据存储器的扩展系统,避免了上述问题的产生,提高了扩展大容量数据存储器系统的可靠性。该系统MCU 采用89C52,译码逻辑的实现使用了一片EPM7128 CPLD 芯片,系统扩展了一片128K 的SRAM,一片4M 字节的NOR FLASH,以上芯片均为5V 供电。 硬件设计 2.1 系统的硬件构成及功能 W241024A 是128K × 8 位的静态RAM,共需17 根地址线,其A0~A7 接经CPLD 锁存输出的A0~A7,A8~A14 接89C52 的A 8 ~ A 1 4 ,A 1 5 、A 1 6 分别接C P L D 输出的S R A M _ A 1 5 、SRAM_A16;M29F032D 是4M × 8 位的NOR 型FLASH,共需22 根地址线。A0~A14 的接法与W241024A 的相同,A15~A21接经CPLD 锁存输出AL15~AL21;所有数据存储器的读写控制线与M C U 相应的读写控制线相连。S R A M 和F L A S H 的片选信号由C P L D 内部译码产生:/ C S _ S R A M 接S R A M 的片选,/ C S _ F L A S H 接F L

文档评论(0)

小教资源库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档