第四章、组合逻辑电路.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
险象。 解:变量A和C具备竞争的条件, 应分别进行检查。 检查C: ? C发生变化时不会产生险象. 检查A: ? 当B=C=1时, A的变化可能使电路产生险象. 二、卡诺图法 当描述电路的逻辑函数为与或式时, 可采用卡诺图来判断是否存在险象。其方法是观察是否存在相切的卡诺图, 若存在则可能产生险象。 因此当B=D=1,C=0时,电路可能由于A的变化而产生险象。 00 01 11 10 00 01 11 10 AB CD 1 1 1 1 1 1 1 1 1、利用定理8: 给原函数增加冗余项。 一、用增加冗余项的方法消除险象 在表达式中加上多余的与项或者乘上多余的或项,使原函数不可能在某种条件下 险象。 险象应该消除, 否则会影响电路的工作。 3.4.4 险象的消除 例:用增加冗余项的方法消除电路中的险象。 解:原电路对应的函数表达式为 根据定理8增加冗余项BC,有 1 B C A F d g e G1 G2 G3 G4 当B=C=1进, 函数由F=A+A变成了F=1 B A C 1 F 附加门 2、卡诺图中增加卡诺圈以消除相切. 00 01 11 10 00 01 11 10 AB CD 1 1 1 1 1 1 0 1 0 0 0 1 0 0 0 0 二、增加惯性延时环节. 在电路的输出端连接一个惯性延时环节,通常是RC滤波器。 … 组合电路 x1 x2 xn F F C R F t F t 使用 此方法时要适当选择时间常数(?=RC),要求?足够大,以便“削平”尖脉冲;但又不能太大,以免使正常的输出发生畸变。 组合电路举例1 《数字逻辑电路》 设某一电路的输入为X的补码,[X]补=X0X1X2X3X4,用与非门组成该电路,判断该补码所表示的真值X是否满足 . 1 1 1 1 10 0 0 1 1 11 1 1 1 1 01 0 1 0 0 00 10 11 01 00 X1X2 X3X4 X0=0 1 1 1 1 10 0 0 1 1 11 1 1 1 1 01 0 1 0 0 00 10 11 01 00 X1X2 X3X4 X0=1 组合电路举例2 《数字逻辑电路》 吉林大学计算机科学与技术学院 设计一组合密码锁:X为预先设置的四位密码,Y为开锁密码,当开锁密码与预置密码互为反码时,组合密码锁方能开锁。 组合 密码锁 X0 X1 X2 X3 Y0Y1Y2Y3 F(X,Y)=1 组合电路举例3 《数字逻辑电路》 吉林大学计算机科学与技术学院 某产品的工艺流程有6个阶段(A:注入;B:加热;C:加压;D:喷氧,E:吹粉;F:取出),共16个工序,假设每个工序所占的时间相等。设计该产品的工艺流程控制电路。 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 0 A B C D E F 组合电路举例3 《数字逻辑电路》 吉林大学计算机科学与技术学院 最小项 产生器 计数器 工艺 流程 控制 电路 a b c d A B C D E F CP m0~m15 组合电路举例3 《数字逻辑电路》 吉林大学计算机科学与技术学院 abcd ABCFEF abcd ABCDEF 0000 1 0 0 0 0 0 1000 0 1 1 1 1 0 0001 1 0 0 0 0 0 1001 0 1 1 0 1 0 0010 1 0 0 0 0 0 1010 0 1 1 1 1 0 0011 0 1 0 0 0 0 1011 0 0 1 1 0 0 0100 0 1 1 0 0 0 1100 0 0 0 0 0 0 0101 0 1 1 1 0 0 1101 0 0 0 0 0 1 0110 0 1 1 1 0 0 1110 0 0 0 0 0 1 0111 0 1 0 1 1 0 1111 0 0 0 0 0 1 工艺流程控制电路真值表 组合电路举例3 《数字逻辑电路》 吉林大学计算机科学与技术学院 组合电路举例3 《数字逻辑电路》 吉林大学计算机科学与技术学院 a b c d 计数器 A B C D E F CP 组合电路 a b 作业: 4、5、7(1、2)、8(2)12、13、14、17、18、20 第四章、组合逻辑电路. 谢谢 * * * * * * * * 例: 用四位二进制并行加法器设计一个将 8421BCD码转换成余3码的代转换电路。 余3码比8421码多3 A4 A3 A2 A1 B4 B3 B2 B1 F4 F3 F2 F1 余3码 FC4 C0

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档