实验四(1)数据选择器和译码器.ppt

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验四(1)数据选择器和译码器 1.掌握数据选择器和译码器的功能; 2.用数据选择器实现逻辑函数; 3.用译码器实现逻辑函数。 一、实验目的 二、设计任务与要求 ⑶ 设计一个表决电路。 ⑴ 验证74LS153的逻辑功能。 ⑵ 验证74LS138的逻辑功能。 1.基本内容 ① 要求用4选1数据选择器(74LS153)实现. ② 用3-8线译码器(74LS138)和与非门实现. 2.扩展内容 设计一个4位奇偶校验电路。要求用4选1数 据选择器74LS153实现,列出真值表,画出逻辑 图。 要求:当输入1为奇数时,输出为1,否则为0。 二、设计任务与要求 设A为主裁判,B,C,D为副裁判。只有在主裁判同意的前提下,三名副裁判中多数同意,比赛成绩才被承认,否则,成绩不予承认(1为同意,0为不同意) 芯片功能的验证: 74LS153是一个双4选一数据选择器 输 入 输出 地址选择 使能 数 据 B A G C0 C1 C2 C3 Y * * 0 0 0 1 1 0 1 1 1 0 0 0 0 * * * * C0 * * * * C1 * * * * C2 * * * * C3 0 C0 C1 C2 C3 A B C0 C1 C2 C3 14 2 6 5 4 3 1G 1 16 8 7 1Y VCC 74LS153双四选一数据选择器 三、实验内容与步骤 中规模集成译码器74LS138 输入端 输 出 端 (低有效) 允 许 选 择 S1 S2+S3 C B A Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 X 1 X X X 1 1 1 1 1 1 1 1 0 X X X X 1 1 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 1 1 0 1 1 1 1 1 1 1 0 0 1 0 1 1 0 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 1 1 0 1 0 0 1 1 1 1 0 1 1 1 1 0 1 0 1 1 1 1 1 1 0 1 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 1 1 1 1 0 当 S1=1 S2+S3=0 时 译码器工作  1 2 3 4 5 6 7 8 16 15 14 13 12 11 10 9 A B C 使 能 端 地 Vcc 数 据 输 出 Y0 Y1 Y2 Y3 Y4 Y5 Y6 74LS138 S1 S3 S2 Y7 1 2 3 4 5 6 7 8 9 10 11 12 13 14 74LS30 A B C D E F GND Vcc NC H G NC NC Y 74LS30 与非门 1 2 3 4 5 6 7 8 16 15 14 13 12 11 10 9 1G B 1C3 1C2 1C1 1C0 1Y GND Vcc 2G A 2C3 2C2 2C1 2C0 2Y 74LS153双四选一 74LS30 八输入与非门 2.按基本设计任务与要求设计电路。 3.在实验仪上安装好电路, 检查无误之后接通电源。 4.在实验箱上实现 表决电路,并记录结果。 三、实验内容与步骤 A B C D F 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 四、实验注意事项 1.每个芯片要准确提供电源。 2.裁判表决电路输入

文档评论(0)

151****0104 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档