实验六 集成计数器的设计与应用.ppt

  1. 1、本文档共24页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验六 计数器及其应用 袁建荣 一、实验目的: 掌握中规模集成电路的功能及使用方法 学习用“反馈归零法”和“反馈置数法”构成N进制计数器的方法 学会中规模集成电路的分析方法、设计方法和测试方法 二、实验器材: 集成芯片: 74LS90 、74LS161 、74LS00 (4011) 各一片 数字电路学习机 函数信号发生器 万用表 连接线若干 三、实验原理: 计数器按触发信号的来源不同,可分为同步计数器和异步计数器 同步计数器是指计数器内所有的触发器共同使用同一个输入的时钟脉冲信号,在同一个时刻翻转,计数速度快 异步计数器是指计数器内各触发器的输入时钟信号的来源不同,各电路的翻转时刻也不一样,因此计数速度较慢 本次实验所用的MSI集成电路74LS90、74LS161 则分别属于两种不同的计数器 74LS90引脚图 功能表 R01 R02 R91 R92 Q3 Q2 Q1 Q0 1 1 0 × 0 0 0 0 0 0 0 0 1 0 0 1 1 1 × 0 × × 1 1 × 0 × 0 计数状态 0 × 0 × 0 × × 0 × 0 0 × 两个时钟脉冲输入端 CPA、CPB 两个清零端: R01、R02 两个置9端: R91、R92 四个输出端: Q3、Q2、Q1、Q0 电源端 VCC、GND 74LS90逻辑功能的测试 画出实验电路图 连接实验电路 注意输入逻辑开关和输出端的连接顺序 请同学们同步实验 Q3 Q2 Q1 QO R01 R02 R91 R92 CPA CPB VCC GND 电路的连接 将74LS90的缺口 方向朝左,插入 IC插座 给电路加上工作 电压 连接功能端 R01、RO2 R91、R92 连接时钟脉冲 输入端 CPA、CPB 连接输出端 Q3Q2Q1Q0 二进制 计数器 五进制 计数器 CPA CPB Q0 Q1 Q2 Q3 74LS90内部计数器示意图 ?十进制计数器 请同学们自己验证 × 演 示 完 毕 N进制计数器的设计方法 反馈归零法(适用于有清零端的计数器) 将某个中间状态N1反馈到清零端,利用清零功能,使计数器返回到零。(条件:MN) 例:用74LS90设计N=3的计数器 选M=5的计数器来设计 满足MN条件 电路如图 Q3 Q2 Q1 CPB R01 R02 R91 R92 VCC GND 0 1 1 +5V 请同学们实验验证 M = 4计数器 ? 74LS161同步计数器介绍 CP CR LD CTTCTP 操作 × 0 × × × 清零 1 0 × × 置数 1 1 1 1 计数 × 1 1 0 × 保持 × 1 1 × 0 清零端: CR 置数端: LD 进位输出端: CO 计数输入端: CP 输出端: Q3Q2Q1Q0 使能端: CTTCTP 74LS161逻辑功能的测试 画出实验电路图 请同学们同步操作 连接实验电路 CP CR LD D3D2D1D0 CTTCTP Q3 Q2 Q1 Q0 CO VCC GND 0 × × × × × × × 0 0 0 0 0 请同学们自己验证 74LS161是? 1 0 1 0 1 1 × × 0 1 0 1 1 1 0 0 0 1 0 × × 0 0 0 1 0 1 1 × × × × 1 1 0 0 0 0 0 1 1 0 1 1 1 0 0 1 1 1 1 1 十六进制计数器 加脉冲 加脉冲 加脉冲 加脉冲 加脉冲 加脉冲 加脉冲 0 × × × × × × × 反馈置数法(适合于具有预置数端的计数器) 方法一:将数据输入端全部接地,将某个中间状态N1反馈到置数端,通过置数功能,将预置数送到输出端,计数器归零。(若为同步计数器

文档评论(0)

151****0104 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档