微机原理第7章.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
教学要求 * 第6章 * * * 本章主要讨论存储器与CPU的接口。 存储器芯片的容量与地址线数目和数据线数目的关系 存储器芯片的扩展 存储器芯片的3种片选方法 存储器与CPU的连接 本章内容 6.1 概述 6.2 SRAM存储器芯片的扩展及其与系统总线的连接 6.1 存储器芯片的容量 容量 一个存储器芯片所能存储的二进制的总位数,以二进制位b(bit)为单位。 存储容量=存储单元个数*每个存储单元所能存储的二进制位数(存储单元宽度) 存储单元宽度=数据线的数目 存储器芯片的存储单元个数N与地址线数目m的关系 SRAM: 2m=N DRAM: (1)通过2m=N求出m (2)存储器芯片的地址线数目为m/2 举例1 1、下列SRAM芯片各需多少条地址线进行寻址?多少条数据I/O线? (1)512× 4b (2)16k× 8b 9条地址线,4条数据I/O线 14条地址线,8条数据I/O线 举例2 2、假定某个DRAM芯片有14位地址引脚和8位数据引脚,分别计算存储单元的宽度、存储单元的个数及容量。 存储单元的宽度= 8位 存储单元的个数= 228=256M 存储芯片容量= 256M*8b=2048Mb=2Gb 6.2 SRAM存储器芯片的扩展及其与系统总线的连接 典型芯片举例 Intel 2114静态RAM(1K×4) 存储器外部信号引线: 数据线:传送存储单元内容。根数与单元数据位数相同。 地址线:选择芯片内部一个存储单元。根数由存储器容量决定。 CS片选线:选择存储器芯片。 当CS信号无效,其他信号线不起作用。 R/W读写控制线:决定数据的传送方向。很多芯片只有一条引线(WE),用WE=1表示读,WE=0表示写。 6.2.1 存储器芯片的扩展 下列容量的存储器,若要组成32K × 8的内存,各需几片这样的芯片? 1、16K ×1b 2、4K ×8b 32K ×8b 16K ×1b =16 32K ×8b 4K ×8b =8 单个存储器芯片的存储容量是有限的,因此,常常需要将多片存储器芯片按一定的方式组成具有一定存储单元数的存储器。 1、位扩展法 适用于存储单元数满足要求,但数据位数不满足要求的情况。 例1 用1K×4的2114芯片构成lK×8的存储器系统。 用2114组成1K×8的存储器连线 2、字扩展法 适用于数据位数满足要求,但存储单元数不满足要求的情况。 例:用16K×8位存储器芯片组成 64K×8位存储器系统。 2: 4译 码 器 CE CE CE CE 16K 8 16K 8 16K 8 16K 8 WE D 0 D 7 ~ A 15 A 14 3 2 1 0 A 13 A 0 WE WE WE WE 字扩展法组成64K×8 RAM I/O I/O I/O I/O 3、混合扩展法 适用于数据位数和存储单元数均不满足要求的情况。 6.2.2 RAM与CPU的连接 地址线的连接 数据线的连接 控制线的连接 CPU总线的负载能力 CPU的时序和存储器的存取速度之间的配合问题 在连接中要考虑的问题 存储器的地址分配和片选问题 控制信号的连接 地址译码(片选) CPU每次访问内存只能对一个存储单元进行读或写,这个存储单元位于某个芯片或一组芯片中。因此,首先要找到这个或这组芯片,这就是所谓的片选问题。 指定一个存储单元是由CPU给出的地址来决定的,将地址总线分成两部分,低位地址线和高位地址线 低位地址线直接接到芯片的地址引脚,用于片内寻址; 高位地址线通过译码器接到芯片的片选端,用于片间寻址。 地址线的连接将确定芯片的地址空间。 1、线选法 2、全译码 3、部分译码 高位地址线部分参加译码 高位地址线全部参加译码 从高位地址线中选择任意1位直接作存储器的片选信号,无需译码器 两种译码器(1)集成电路芯片 (2)与非门和或非门 3种片选控制方法 地址译码方式举例 以用2114芯片(1K×4b)构成一个2KB RAM系统为例。 (1)全译码方式 芯片地址分配 第一组: A15~A10 A9~A0 地址最低 地址最高 000000 0000000000 000000 1111111111 地址范围是:0000H~03FFH 片内寻址 片选信号 芯片地址分配 第二组: A15~A10 A9~A0 地址最低 地址最高 000001 0000000000 000001 1111111111 地址范围是:0400H~07FFH 片内寻址 片选信号 全译码特点:地址唯一,不重叠, 地址连续

文档评论(0)

3388813 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档