- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* PUSH AX INC BYTE PTR[DI] * 8088的典型总线周期 * (1)、T1状态 M//IO信号:对存储器写还是对I/O设备中写数据; AD7-AD0、A15-A8 、A19/S7-A16/S3:确定20位地址; ALE:地址锁存信号,以使地址/数据线分开。 (2)、T2状态 A19/S6-A16/S3:出现S6-S3状态信号。决定段寄存器、IF状态、8088CPU是否连在总线上。 WR、RD:由高电平变为低电平,开始进行写操作。 * (3)T3状态 若存储器或I/O端口已做好接收数据准备,则在T3状态期间将数据放到数据总线上,在T3结束时,CPU将AD15-AD0上数据写入到存储器或I/O设备中。 (4)TW状态 在T3状态,存储器或外设没有准备好接收数据,使READY=0,则CPU在T3和T4之间插入一个或几个TW状态,直到设备准备好READY=1为止。 (5)T4状态 在T4状态,数据从数据总线上被撤除,各种控制信号和状态信号进入无效状态,CPU完成了对存储器或I/O设备的写操作。 * Pentium Pro基本时序 * 掌握时序的重要性: 当CPU与存储器以及I/O端口连接时,要考虑如何正确地实现时序上的配合 当微机应用于实时控制时,必须估计或计算CPU完成操作所需要的时间,以便与控制过程配合 了解时序有利于我们深入地了解指令的执行过程 了解时序有利于我们利用汇编编写核心代码的时候,选用适当的指令,以尽量缩短指令的存储空间和指令的执行时间 * 返回 1.3 现代微机系统组成结构 1.3.1 现代微机的基本结构 当前微机主要有x86系列和APPLE的Power系列 无论哪个系列,从基本配置的角度,微机由主板和各类I/O接口卡组成 主板上主要有CPU、存储器、系统芯片和I/O接口插槽,这些部件均采用总线相连接。 * * 返回 I/O接口卡是插在I/O接口扩展槽上的附加设备的接口电路板,如附加的显示卡、声卡、视频卡、采集卡及网卡等。 由于芯片集成度的提高,现在往往将显示卡、声卡和网卡等的功能集成到主板上的系统芯片甚至CPU中。 * * 1.基于3芯片平台架构的微机系统基本结构 CPU 北桥芯片 南桥芯片 Super I/O BIOS/Firmware Hub 主存储器 图形控制器 音频 主总线 高速连接 PCI总线插槽 PCI Express总线 USB 网络连接 ATA/SATA LPC 传统设备 * * 2. 基于2芯片平台架构的微机系统基本结构 2/3代Intel 酷睿CPU PCH Intel? ME 8.x Firmware 和BIOS Support Intel高清晰音频 DIM 2.0 集成10/100/1000MAC 8个PCI Express 2.0 4个USB3.0,10个USB2.0,双EHCI 传统PCI支持 3个独立显示支持 SPI 1×16 lanes PCI Express 3.0 Graphics 或 1×8和1×4 lanes PCI Express 3.0 and 1×4 lanes for Thunderbolt 16 lanes 16GB/S FDI DDR3 1333/1600MHz DDR3 1333/1600MHz 6个SATA端口:eSATA Intel千兆网接口 PCIe×1 SM Bus * * x86前 x86架构 4位处理器 4004、4040 8位处理器 8008、8080、8085 IA-16 8086、8088、80286 IA-32 Pentium前 80386、80486 Pentium 早期架构 Pentium、Pentium MMX P6架构 Pentium Pro、Pentium II、Pentium III、Pentium II/III Pentium M NetBurst架构 Pentium 4 1.3.2 Intel微处理器家族发展概述 Core Core 2 Duo、Core 2 Quad Core 2 Extreme Pentium NetBurst 架构 Pentium D、Pentium Extreme Edition Nehalem Core i7、Core i5、Core i3 SandBridge Core i7、Core i5、Core i3 (2代) Ivy Bridge Core i7、Core i5、Core i3 (3代) Core Core Duo Intel 64 * * 小结: 型号 晶体管数 核心位数 地址线宽 数据线宽 流水级数 流水线数 核心数 8088 2.9万 16 20 16/8 - - 1
您可能关注的文档
最近下载
- NBT 11223-2023_硅基薄膜异质结光伏组件技术要求.pdf VIP
- 公司运营管理体系建设方案.ppt VIP
- NBT11222-2023光伏组串I-V检测及诊断技术规范.docx VIP
- 中职英语(Book2 苏教版)教案:Unit7 Nice Weather,Nice Mood.doc VIP
- NB-T11221-2023光伏电站频率监测与控制装置技术规范.pdf VIP
- 2023光储系统直流电弧检测及关断评价技术规范.docx VIP
- NBT 11201-2023_彩色镀膜光伏组件技术要求.pdf VIP
- 光伏组件红外热成像(TIS)检测技术规范.doc VIP
- NB_T 11080-2023 光伏组件电致发光(EL)检测技术规范.pdf VIP
- 《2016中文核心期刊一览表》.doc VIP
文档评论(0)