- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机硬件综合课程设计报告
简单模型机设计
设计要求
硬件:TDN-CM+计算机组成原理实验系统一台,PC机一台,排线若干,串口线一根。
软件:CMP软件
设计目的
通过对一个简单计算机的设计,对计算机的基本组成、部件的设计、部件间的连接、 微程序控制器的设计、微指令和微程序的编制与调试等过程有更深的了解,加深对理论课程的理解。
通过这次课程设计,建立整机的概念,对程序进行编辑,校验,锻炼理论联系实际的能力。
通过本次课程设计熟悉和训练设计思路与实现方法。
通过本次课程设计锻炼团队合作的能力和团队问题的解决。
设计电路及连线
设计电路及连线实验图如下图1-1所示。
图 1-1 简单模型机连线图
设计说明
本次课程设计将能在微程序控制下自动产生各部件单元控制信号,实现特定指令的功能。这里,计算机数据通路的控制将由微程序控制器来完成,CPU从内存中取出一条机器指令到指令执行结束的一个指令周期全部由微指令组成的序列来完成,即一条机器指令对应一个微程序。
本次课程设计采用五条机器指令:IN(输入)、ADD(二进制加法)、STA(存数)、OUT(输出)、JMP(无条件转移),其指令格式如下(前4位为操作码):
助记符 机器指令码 说 明 微程序入口地址
IN 0000 0000 “INPUT DEVICE”中 10
ADD addrSTA addrOUT addrJM P addr
ADD addr
STA addr
OUT addr
JM P addr
0001 0000 ×××× ×××× R0+[addr]→R0 11
0010 0000 ×××× ×××× R0→[addr] 12
0011 0000 ×××× ×××× [addr]→BUS 13
0100 0000 ×××× ×××× addr→PC 14
其中,IN为单字长(8位),其余为双字长,×××× ××××为addr对应的二进制地址码。
设计数据通路框图如图1-2所示。微代码定义如表1-1所示。
图 1-2 数据通路图
表1-1
24
23
22
21
20
19
18
17
16
15 14 13
12 11 10
9 8 7
6
5
4
3
2
1
S3
S2
S1
S0
M
Cn
WE
A9
A8
A
B
C
uA5
uA4
uA3
uA2
uA1
uA0
987选择
9
8
7
选择
0
0
0
0
0
1
P(1)
0
1
0
0
1
1
1
0
0
P(4)
1
0
1
1
1
0
LDPC
12
11
10
选择
0
0
0
0
0
1
RS-B
0
1
0
0
1
1
1
0
0
1
0
1
ALU-B
1
1
0
PC-B
15
14
13
选择
0
0
0
0
0
1
LDDRi
0
1
0
LDDR1
0
1
1
LDDR2
1
0
0
LDIR
1
0
1
LOAD
1
1
0
LDAR
设计步骤
设计微程序流程图,如图1-3所示。
运行微程序
01
PC
PC→AR
PC+1
RAM→
RAM→BUS
BUS→IR
10
P(1)
P(1)
IN ADD STA OUT JMP
PC→ARPC+1
PC→AR
PC+1
PC→ARPC+1
PC→AR
PC+1
PC→AR
PC+1
PC→AR
PC+1
SW→R0
RAM→BUSBUS→AR
RAM→BUS
BUS→AR
RAM→BUSBUS→AR
RAM→BUS
BUS→AR
RAM→BUS
BUS→PC
RAM→BUS
BUS→AR
01
04 15
R0→BUSBUS→
R0→BUS
BUS→RAM
RAM→BUS
BUS→DR2
RAM→
RAM→BUS
BUS→DR1
05
R0→DR1
原创力文档


文档评论(0)