- 4
- 0
- 约3.14万字
- 约 85页
- 2019-11-13 发布于湖北
- 举报
第九章 硬件描述语言简介 9.1 硬件描述语言概述 9.2 Verilog HDL简介 9.2.1 基本程序结构 9.2.2 词法构成 补充:常用语句 9.2.3 模块的描述方式 9.3 用Verilog HDL描述逻辑电路的实例 组合逻辑电路的Verilog HDL描述 时序逻辑电路的Verilog HDL描述 9.1 硬件描述语言概述 可编程逻辑器件、电子设计自动化(EDA)与硬件描述语言 9.1 硬件描述语言概述 硬件描述语言HDL(Hardware Description Language )是一种高级程序语言,用来描述数字电路和数字逻辑系统。数字逻辑电路设计者可利用这种语言来编写设计文件描述自己的设计思想,在EDA工具中建立电路模型。通过对电路结构或功能行为的描述,可以在不同的抽象层次对电路进行逐层描述,然后利用EDA工具进行仿真验证,再自动综合到门级电路,最后用ASIC或FPGA实现其功能。 9.1 硬件描述语言概述 章节目录 9.1 硬件描述语言概述 9.2 Verilog HDL简介 9.2.1 基本程序结构 9.2.2 词法构成 补充:常用语句 9.2.3 模块的描述方式 9.3 用Verilog HDL描述逻辑电路的实例 组合逻辑
原创力文档

文档评论(0)