- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验二存储器实验
1、FPGA中ROM定制与读出实验
实验目的
1、 掌握FPGA中ROM的设置,作为只读存储器ROM的工作特性和配置方法。
2、 用文本编辑器编辑mif文件配置ROM,学习将程序代码以mif格式文件加载于ROM 中;
3、 在初始化存储器编辑窗口编辑mif文件配置ROM;
4、 验证FPGA中ROM的功能。
实验原理
ALTERA的FPGA小有许多可调用的模块库,可构成如rom ram. fifo等存储器结构。
CPU中的重要部件,如RAM、ROM可直接调用他们构成,因此在FPGA中利用嵌入式阵 列块EAB可以构成各种结构的存储器,ROM是其中的一种。ROM冇5组信号:地址信号 address[ ]n数据信号q[]、时钟信号inclock、outclock、允许信号memenable,其参数都是 可以设定的。由于ROM是只读存储器,所以它的数据口是单向的输出端口,ROM中的数 据是在对FPGA现场配置时,通过配置文件一起写入存储单元的。图2-1-1屮的ROM有3 组信号:inclk 输入时钟脉冲;instruction[31..0] lpm_ROM的32位数据输出端;a[4..O] ——lpm.ROM的5位读出地址。
实验中主要应掌握以卜?三方而的内容:
(1) ROM的参数设置;
(2) ROM ?]数据的写入,即FILE初始化文件的编写;
(3) ROM的实际应用,在GW48_CP+实验台上的调试方法。
实验步』
实验步』
(1) 新建丄程。丄程名是scinstmem.qpfo
(2) 用初始化存储器编辑窗口编辑ROM配置文件(文件名.mif)。这里预先给出后面将 要用到的指令存储器初始化文件:scinstmem.mif。scinstmeni.mif中的数据是机器指令代码
(图 2-1-3)
(3)模块设计。丿1J图形编辑,使川工具Mega Wizard Plug-In Manager,定制指令存储器 rom宏功能块。设置地址总线宽度addwss[]和数据总线宽度q[],分别为5位和32位,并添加 输入输出引脚,如图2-1-1设置和连接。
在设Srom数据参数选择项file的对应窗口小(图2-1-2),用键盘输入ROM配置文件 的路径(scinstmem.mif),然后设置在系统ROM/RAM读写允许,以便能对FPGA屮的ROM在系 统读写。
(4) 全程编译。
(5) 画波形文件并进行功能仿真。
(6) 引脚锁定。
(7) 全程编译。
(8) 编程下载。下载SOF文件至FPGA,改变ROM的地址a[4..O],外加读脉冲,通 过实验台上的数码管比较读出的数据是否与初始化数ffi(scinstmem.mif中的数据)一致。
注,匸程名是scinstmem.qpf,下载scinstmem.sof示例文件至实验台上的FPGA,选择 实验电路模式仍为NO.O, 32位数据输出由数码8至数码1显示,5位地址由键2、键1输 入,键1负责低4位,地址锁存时钟CLK由键8控制,每一次上升沿,将地址锁入,数码 管8/7/6/5/4/3/2/1将显示ROM中输出的数据。发光管8至1显示输入的5位地址值。
:a[4..O]8dckess[4.?0]inst romVJ.W oq【3仁.0]的 UTP UT\ instruction[31 ..0]PIN 240=-w^inclock inst Block type: AUTO图2-M ROM的结构图厂legaTizard Plug-In Manager [page 3 of 5]ROM: 1-PORT[T] Parameter Settings
:a[4..O]
8dckess[4.?0]
inst rom
VJ.
W o
q【3仁.0]
的 UTP UT
\ instruction[31 ..0]
PIN 240
=-w^
inclock
inst Block type: AUTO
图2-M ROM的结构图
厂
legaTizard Plug-In Manager [page 3 of 5]
ROM: 1-PORT
[T] Parameter Settings
[2] EDA
[3~| Summary
General
Regs/Clken/Adrs 〉| Mem Init
inst_rom 廿—
Do you want to specify the rltial content of the memory?
a 31.01.
jnclock
Block type: AUTO
jaddress[4..O]
Resource Usage
1 M4K
…,,参;
No, leave it blank
Initialize memory content data to XX.
文档评论(0)