实验三 时序逻辑电路.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
. . 实验三 时序逻辑电路 学习目标: 1、 掌握时序逻辑电路的一般设计过程 2、 掌握时序逻辑电路的时延分析方法,了解时序电路对时钟信号相关参数的基本要求 3、 掌握时序逻辑电路的基本调试方法 4、 熟练使用示波器和逻辑分析仪观察波形图 实验内容: 1、 广告流水灯(第 9 周课内验收) 用触发器、组合函数器件和门电路设计一个广告流水灯,该流水灯由 8 个 LED 组成,工作时始终为 1 暗 7 亮,且这一个暗灯循环右移。 (1) 写出设计过程,画出设计的逻辑电路图,按图搭接电路 (2) 将单脉冲加到系统时钟端,静态验证实验电路 (3) 将 TTL 连续脉冲信号加到系统时钟端,用示波器观察并记录时钟脉冲 CP、触发器的输出端 Q2、Q1、 Q0 和 8 个 LED 上的波形。 2、 序列发生器(第 10 周课内实物验收计数器方案) 分别用 MSI 计数器和移位寄存器设计一个具有自启动功能的 01011 序列信号发生器 (1) 写出设计过程,画出电路逻辑图 (2) 搭接电路,并用单脉冲静态验证实验结果 (3) 加入 TTL 连续脉冲,用示波器观察观察并记录时钟脉冲 CLK、序列输出端的波形。 3、4 位并行输入-串行输出曼切斯特编码电路(第10周课内验收,基础要求占70%,扩展要求占30%) 在电信与数据存储中, 曼彻斯特编码(Manchester coding),又称自同步码、相位编码(phase encoding,PE),它能够用信号的变化来保持发送设备和接收设备之间的同步,在以太网中,被物理层使用来编码一个 同步位流的时钟和数据。曼彻斯特编码用电压的变化来分辨 0 和 1,从高电平到低电平的跳变代表 0,而从 低电平到高电平的跳变代表 1。信号的保持不会超过一个比特位的时间间隔。即使是 0 或 1 的序列,信号也 将在每个时间间隔的中间发生跳变。这种跳变将允许接收设备的时钟与发送设备的时钟保持一致,图 3.1 为曼切斯特编码的例子。 设计一个电路,它能自动加载 4 位并行数据,并将这4位数据逐个串行输出(高位在前),每个串行输 出位都被编码成曼切斯特码,当 4 位数据全部传输完成后,重新加载新数据,继续传输,如图 3.2 所示。 (1) 写出设计过程,画出电路逻辑图,设计不允许手动加载数据。 (2) 加入 TTL 连续脉冲,用示波器观察观察并记录时钟脉冲 CLK、串行数据输出端的波形。 (3) 给串行数据增加起始位和结束位,其中起始位为“0”,结束位为“1”,起始和结束位同样要编码 成曼切斯特码,波形图参看图 3.3(扩展部分,选作) 实验内容: 1.广告流水灯 设计过程 八个流水灯,工作时始终为1暗7亮,一个循环总共8个状态。由此可以得出结论,选用3个D触发器构成三个状态,再由一个74138实现八个流水灯1暗7亮的工作状态。 8个循环过程分别为: 000→001→010→011→100→101→110→111→000; 真值表: Q Q Q Q D D D 000 0 0 1 0 0 1 001 0 1 0 0 1 0 010 0 1 1 0 1 1 011 1 0 0 1 0 0 100 1 0 1 1 0 1 101 1 1 0 1 1 0 110 1 1 1 1 1 1 111 0 0 0 0 0 0 卡诺图: 最简与或表达式:D0 化简结果:D 最简与或表达式:D1 化简结果:D 化简结果:D 逻辑电路图 首先组合三个D触发器,并将其封装成一个元件。如下图所示 使用三个D触发器封装的元件,连接D2,D1,D 使用74138数据选择器,实现八个状态的显示。如下图所示 实物连接图: 示波器观察结果: 2.序列发生器 计数器实现 设计过程 产生序列01011。如果采用计数器设计,需要构造一个模为5的循环,采用反馈置零的方法,每一状态通过74138输出合适的结果。 计数器74161状态变化: 000→001→010→011→100→000 Q Q Q 对应的输出端口 输出值 0 0 0 Y0N 0 0 0 1 Y1N 1 0 1 0 Y2N 0 0 1 1 Y3N 1 1 0 0 Y4N 1 输出结果:Y 逻辑电路图 74161的连接方式如下图所示,通过LDN端口,当到达”100”状态时,重新加载数据,回到“000”状态。如下图所示 将Qc/C,QB 实物连接图 寄存器实现 设计过程 产生序列01011。如果采用计数器设计,,同样需要构成一个循环,采用左移或右移。以右移为例,寄存器的状态变化如下: 0101→1011→0110→1101→1010→0101 以最高位为输出位,即可满足循环输出序列01011,同时还应该满足自启动。 真值表: Q Q Q Q D

文档评论(0)

ygxt89 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档