- 1、本文档共52页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一、ROM类作程序存储器的扩展
二、RAM类作数据存储器的扩展
三、程序和数据存储器混合扩展
四、存储器与I/O 口综合扩展
五、选片方法
1、线选法
2、译码法
六、掌握上述各类芯片的扩展方法;7.1 概 述
7.2 外部存储器的扩展
7.3 并行接口芯片及其扩展
7.3.1 I/O地址译码技术
1.线选法
2.全地址译码法
;7.2.1 外部程序存储器的扩展原理及时序
7.2.2 地址锁存器及译码器
7.2.3 EPROM扩展电路
7.2.5 外部数据存储器的扩展方法及时序
7.2.6 静态RAM扩展
补1:同时扩展程序存储器和数据存储器的方法
补2:程序、数据存储空间的混合
扩展小结;7.3.1 I/O地址译码技术
1.线选法
2.全地址译码法 ;7.1 概 述;正常扩展的最大范围;扩展 方法;半导体存储器的分类按读写方式分类;半导体存储器的基本结构;MCS-51单片机对外扩展三总线;7.2.2 地址锁存器和译码器; MCS-51单片机的P0口是分时复用的地址/数据总线,因此在进行程序存储器扩展时,必须利用地址锁存器将地址信号锁存起来 。;;3—8译码器 74LS138;;7.2.1 外部程序存储器的扩展原理及时序;;7.2.3 EPROM扩展电路 ;2、扩展电路实例;;线选;;;访问片外数据存储器/I/O口的时序; 7.2.6 静态RAM扩展 ;6264引脚图和工作方式;线选;地址空间——地址段不惟一;全译码;3——8译码器的其它输出端代表的地址是什么?;? 线选法选址
? 电路连接简单
? 地址空间利用率低
? 地址空间重叠严重
? 译码法选址
? 采用译码器电路
? 部分译码仍有重叠的地址空间
? 全译码地址空间利用率高,地址惟一;;;6264;全译码;1800H~1FFFH;全译码——各芯片地址惟一;;
P1 P0
8031 ALE
PSEN
P2
P3
RD
WR;全译码;7.3.1 I/O地址译码技术;分清片内地址线与片外地址线(容量)
要扩展的芯片个数,统筹考虑分配地址
分清程序存储器和数据存储器或I/O口
同类存储器防止地址重合;
外围器件
;扩展RAM和I/O口;外围器件
;译码法;1、扩存储器
程序存储器
数据存储器
混合存储器
字扩展与位扩展
2、扩I/O口与数据存储器共占64KB
;位扩展举例;专题八结束
文档评论(0)