双极型集成电路740022.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2019/12/26;2019/12/26;2019/12/26;2019/12/26;;6;7;8;9;4.0 简易TTL与非门;2019/12/26;2019/12/26;2019/12/26;2. 输入信号全为高电平;2019/12/26;2019/12/26;2019/12/26;2019/12/26;2019/12/26;2019/12/26;扇出系数:;;例 查得基本的TTL与非门7410的参数如下: IOL=16mA,IIL=-1.6mA,IOH=0.4mA,IIH=0.04mA.试计算其带同类门时的扇出系数。;2019/12/26;2019/12/26;2019/12/26;2019/12/26;2019/12/26;2019/12/26;2019/12/26;四管单元的优势: 1.电路抗干扰能力增强 因为在T1和T5之间增加了T2管,它的发射结相当于一个起电位平移作用的二极管,它使电路低电平噪声容限VNML提升了一个结压降;(最大输入低电平提高了一个结压降) ;2.电路的负载能力增强 T2管的作用,它把T1管得基流先放大再驱动T5;. 3.功耗PD小 有源负载的作用,因为T5和T4构成推免输出 (图腾柱输出): 电路导通时:Vo为低,T5导通, T3截止; 电路截止时,Vo为高,T5截止, 电路的总电阻R大,故ICC比较小 4、T5基极驱动电流增大了,电路的导通延迟得到了改善; 5、电路的优值(延时功耗积)tpdPD小 ;四管单元的缺点: 由于输出端从低电平向高电平转换的瞬间,从电源经R5,T4,D到T5有瞬态大电流流过,因此在二极管D上就有大量的存储电荷,因没有泄放回路只能靠二极管本身的复合而消失,所以使该电路的开关速度受到影响。;2019/12/26;35;36;37;38;TTL反相器的静态输入特性和输出特性;40;3. 输入端悬空相当于接高电平;二、输出特性(输出电压随负载电流的变化情况);2.低电平输出特性;44;45;4.1.1 标准TTL与非门(四管单元) ; 由于T5的集电极与二极管D的负极电位相同,所以在版图设计时,可将T5和D设计成一个复合管,共用一个隔离岛,如图所示。;2019/12/26;2019/12/26;2019/12/26;2019/12/26;2019/12/26;2019/12/26;2019/12/26;2019/12/26;2019/12/26;2019/12/26;2019/12/26;;;;;4.5.1 简化逻辑门 ;内部电路化简:实际上只能化简内部门的输出驱动部分,它可以不区分高电平平输出管(达林顿管)和低电平输出管T5,而把分相管T2兼作输出级 。;4.5.2 单管逻辑门 在中、大规模集成电路中,除了各种简化门外,也常用单个晶体管来组成逻辑门,常用的有单管禁止门、单管串接与非门等。 特点:电路简单,逻辑功能强、功耗低,但负载能力差,互连不当会造成逻辑错误。;只有当A=1,B=0时,输出才为低电平 其逻辑关系为:;2.单管串接与非门 单管串接与非门是一个多发射极晶体管,A,B,C为输入端,Y为输出端。 逻辑关系为:;3. 单管逻辑门的逻辑扩展 (1) 由单管禁止门组成简化异或非门 如果把两个单管禁止门的基极、发射极交叉互连,其集电极“线与”作为输出,就构成了简化异或非门。 逻辑关系为:;在异或非门电路的输出端再加一级非门,就构成了简化异或门。逻辑关系为:;(2) 两个单管禁止门的发射极并联,可替代三个与非门。;(3) 将几个单管串接与非门的三个端点作不同连接时,可构成许多逻辑关系。 第一级的集电极和第二级的基极串接,其逻辑关系为:; 第一级的集电极和第二级的发射极串接,其逻辑关系为:; 两个串接与非门的输出端线与,其逻辑关系为:; 由单管串接与非门组成简化“与或非”门,相当于两个二管单元简化与非门将其分相管的输出线与,其逻辑关系为:;4.单管逻辑门的直流运用特点及级连 单管逻辑门具有线路简单、逻辑功能较强、功耗低等诸多优点,但若级连不当,就会发生问题。 因为单管逻辑门的输出电平V0比发射极输入端的输入电平Vi仅仅高一个晶体管的饱和压降,所以在多级单管逻辑门级连运用时,各级的输出低电平并不相同,而且会逐级提高,因此在多个单管逻辑门串接使用时,要求前一级的输出低电平VOL小于后一级的阈值电压Vth。

文档评论(0)

diliao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档