pci-express总线及设备介绍.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PCI-E技术详解 邓勇前 2005-10-22 课程内容 1. PCI-E总线发展历史回顾 2. PCI Express 技术分析 3. PCI Express的体系结构 4. PCI Express的物理结构 5. PCI设备介绍 1. PCI-E总线发展历史回顾 PCI-E总线诞生了! 2001年春季IDF期间,Intel公司宣布将会开发第三代输入输出技术(3GIO技术)来取代现有的PCI总线技术。同年8月份,PCI-SIG批准了代号为Arapahoe的3GIO标准。第二年的4月份,PCI-SIG和Arapahoe工作小组正式完成了3GIO的草案,并且将其正式命名为PCI Express. 2002年7月23日,PCI-SIG正式发布了PCI Express 1.0版规范。 2. PCI Express 技术分析 PCI VS PCI Express I PCI 采用并行的信号机制 传输速率从33MT/S 到 266MT/S 总线带宽有32bit/64bit 两种 支持边带(Side band)信号控制 Load-Store 架构 内存,I/O,配置 PCI 电源管理 奇偶和ECC PCI VS PCI Express II PCI和PCI_E 既有共同点也有差别,最重要的地方被保留了,比如Load-Store 架构。由于PCI Express 采用串行的机制,好象在计算机中一直都是串行性能较优,比如串行接口的硬盘VS并行接口的硬盘。PCI Express 较之PCI 也更加灵活了,比如支持多种传输速率,那么厂商就可以根据自己的需要开发出面向不同用户的产品。PCI Express 也支持更多先进的技术,比如RAS和支持热插拔,热插拔的好处相信大家都知道吧,优盘不是非常方便吗?此外,它也有个很大的优点,100%兼容PCI 软件。 PCI VS PCI Express III ? 今天软件的体积正在呈现级数的上升态势,对硬件的消耗也在逐渐加大,而其中尤为突出的是I/O子系统的性能,严重地影响到程序的运作。随着宽带网络的普及,流媒体视频和音频开始变得无处不在,无论是桌面还是移动平台,而PCI 2.2 或者 PCI-X 甚至连达到流畅播放的基线还免为其难。宽带的流行,同样带动了VOD(Video-On-deman,视频点播)视频和音频下载服务的发展,而这些服务需要与服务器即时无间断的数据传输。 ??? 今天的平台,必须在不断增加的数据传输率中,同步传输/处理多个数据。在数据处理量疯狂增长的时候,对所有数据公平地对待是不可能,也是不现实的,而这点也显得尤其重要。例如,系统会优先处理流数据,因为断断续续的延迟数据就和没有数据没什么两样。在这个时候,这些流媒体数据会通过一定的标记,以便I/O系统能够让它们优先通过平台。 ??? 在实际应用中,例如千兆以太网和InfiniBand ,需要更多的带宽 I/O .而第三代I/O 总线需要的却不仅仅是增长的带宽,因为它们还需要实现一些其它的功能。 PCI VS PCI Express IV 典型的桌面平台MCDT 3GIO 概述 I 3GIO 概述 II 3GIO 概述 III 得益于High-speed,Low-pin-count,Point-to-Point 等技术,3GIO 能够为我们提供非常诱人的带宽增益。一个3GIO 拓扑结构(Topology)由一个Host Bridge 和数个End Point (I/O 设备)组成。多个Point-to-Point 连接到一个新的元件,比如Switch,然后再通过switch 连接到Host Bridge 上面,如图3所示。在PCI Express 中,我们见到Switch 取代了Multi-drop 的总线,并且为I/O 总线提供了输出端。Switch 充当了不同终端设备运输的通信桥梁,如果它不需要进行处理缓存内滞留的信息,就不用通过Host bridge 。Switch 似乎是作为单独的逻辑元件而存在的,但它必须连接到一个Host bridge 组件。当然这些信号的计算,点到点连接,都需要接头和电缆进行连接。 3GIO 概述 IV 今天计算平台的并行总线,已经被3GIO 连接给取代了,并分成一个或者更多的Lanes(小线路)。而且,每个lane 都具有独立灵活的扩展能力,当它们在需要额外带宽的时候,就会随意地增加,就像桌面平台的显示卡和服务器平台的总线桥一样(例如3GIO - PCI-X)。 3GIO Switch 具有提供输出端的能力,是一个允许系列接口连接的高性能I/O 。Switch 可以作为从属组件连接到Host Bridge ,当然也可以作为独立的组件而存在。 3GIO 概述 V 服务器

文档评论(0)

xina171127 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档