- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验四 移位寄存器、集成计数器
一、实验目的
1.用D触发器组成左移移位寄存器,并测试其工作状态。
2.熟悉集成单元计数器的使用,掌握各种进制的设计方法。
二、原理简述见实验指导书
三、实验内容与步骤
1.用D触发器组成四位左移移位寄存器
串行输入端
3
2
5
9
11
1
12
13
(1)清零:将清零端接逻辑开关置“0”即清零,清零后将逻辑开关置“1”;
(2)串行输入端接逻辑开关,将数码“1101”在移位脉冲作用下,送入移位寄存器中。此时,由LED的状态,观察移位过程。
(3)输入数据后,将D1端接地,加移位脉冲,则数据依次传送到Q4使各输出端依次变成零状态。
数据记入表21-2中。
2.用74LS93设计各种进制计数器
(1)74LS93管脚图
4位二进制计数器
R1 R2复位输入端
设计原理
输入A
输入B
vcc
5
GND
10
R0(1)
R0(2)
QA
QB
QC
QD
74LS93
14
1
2
3
12
9
8
11
L L L L
计数
计数
H H
L X
X L
QD QC QB QA
R0(1)R0(2)
输 出 端
复位输入端
复位计数功能表
74LS93为非标准电源
设计的计数器要求具有译码显示功能
四、实验报告要求
1.画出实验线路图。
2.写出实验要求中真值表。
3.画出设计的计数器线路图,及Q1、Q2、Q3、Q4输出波形。
五.思考题
移1.移位寄存器有哪些移位方式?
由2.D触发器和JK触发器组成的计数器的区别?
73.74LS 93 是同步还是异步.加法还是减法计
数器?
设4.分析十进制加法计数器是如何去掉后6个计数状态的?
实 验 机 介 绍
十进制设计电路图
文档评论(0)