数电综合设计题.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
设计一个可控五进制计数器,当控制信号x=0时,电路保持原状态不变;当x=1时,电路工作在计数状态。 原始状态表: 输 输 入 x 次 态 / 输 出 现 态 0 1 A A B B B C C C D D D E E E A 原始状态转换图 A A B E D C 1/ 0/ 0/ 0/ 0/ 0/ 1/ 1/ 1/ 1/ X/ 二、设计一个串行数据检测器,当连续发生输入3个或三个以上1时,输出为1,其他状态输入情况下输出为0. AB A B D C 原始状态转换图 1/0 1/0 1/1 1/1 0/0 0/0 0/0 0/0 x/y 输 输 入 次 态 / 输 出 现 态 0 1 A A/0 B/0 B A/0 C/0 C A/0 D/1 D A/0 D/1 原始状态图 常用触发器的激励表 Q RS触发器 JK触发器 T触发器 D触发器 S R J K T D 0?0 0?1 1?0 1?1 0 1 0 x X 0 1 0 0 1 x x X X 1 0 0 1 1 0 0 1 0 1 例如:列出表所示电路的驱动方程 X Q Q Q Q Q Q D D D 0 0 0 0 0 1 1 1 1 1 0 0 0 0 1 0 0 0 0 1 0 0 1 1 0 0 0 1 1 0 0 1 0 1 0 0 1 0 1 0 0 0 0 0 1 0 0 0 1 0 0 0 1 1 0 0 1 1 0 0 0 1 0 1 0 1 0 1 0 0 0 0 0 0 1 0 0 0 1 0 0 0 1 1 0 0 1 1 0 0 0 1 0 1 0 1 0 1 0 0 Q1Q Q1Q00 XQ2 00 01 11 10 00 01 1 x x x 11 x x x 10 1 D Q1Q Q1Q00 XQ2 00 01 11 10 00 1 1 01 x x x 11 x x x 10 1 1 D Q1Q Q1Q00 XQ2 00 01 11 10 00 1 1 01 x x x 11 x x x 10 1 1 D 由卡诺图写出驱动方程 D D D 设计举例 设计一个任意位串行同步奇校验器。当串行输入的二进制数累计为奇数个1时,输出为1,否则输出为0. (1)状态图 X/Y0/1 X/Y 0/1 1/01/10/0BA 1/0 1/1 0/0 B A (2)状态表 输 输 入 次 态 / 输 出 现 态 0 1 0 0/0 1/1 1 1/1 0/0 (3)激励表 X Q Q J K Y 0 0 1 1 0 1 0 1 0 1 1 0 0 x 1 x x 0 x 1 0 1 1 0 (4)逻辑图 Y Y 试用jk触发器设计一个两位二进制可逆计数器,当输入控制信号x=0时,计数器按加法计数,当输入x=1时,按减法计数。输出y=1表示有进位或借位。 状态转换图 00 00 01 11 10 0/0 0/0 0/0 0/1 1/0 1/0 1/0 1/1 X/Y Q 激励表 X Q Q Q Q J K J K Y 0 0 0 0 1 1 1 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 0 0 1 X X 1 X X 0 X X 0 1 X 0 1 x 1 X 1 X 1 X 1 x X 1 X 1 X 1 X 1 0 0 0 1 1 0 0 0 由卡诺图做出各触发器输入端和电路输出端卡诺图。 Q1Q Q1Q000 X 00 01 11 10 0 1 x x 1 1 x x J Q1Q Q1Q000 X 00 01 11 10 0 x x 1 1 x x 1 K Q1Q Q1Q000 X 00 01 11 10 0 1 x x 1 1 1 x x 1 J Q1Q Q1Q000 X 00 01 11 10 0 x 1 1 x 1 x 1 1 x K Q1Q Q1Q000 X 00 01 11 10 0 1 1 1 Y=X 由驱动方程画逻辑图 YCP1X Y CP 1 X 组合逻辑电路的设计 某产品有A、B、C、D四项质量指标。规定:A必须满足要求,其他三项中只要有任意两项满足要求,产品就算合格。试用门电路设计检验该产品质量的逻辑电路。 解:1、列真值表。 根据题意,取四个质量指标A、B、C、D为输入变量,且规定满足要求时取值为1,不满足要求时取值为0.此电路有一个输出变量,用F表示,且规定当产品及格时F=1,不合格时F=0. A B C D F 0 0

文档评论(0)

cjp823 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7060131150000004

1亿VIP精品文档

相关文档