74ls148管脚图引脚功能表真值表逻辑图扩展.pdfVIP

74ls148管脚图引脚功能表真值表逻辑图扩展.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
74ls148 管脚图引脚功能表真值表逻辑图扩展资料 有些单片机控制系统和数字电路中,无法对几个按钮的同时响应做出反 映,如电梯控制系统在这种情况下就出出现错误,这是绝对不允许的。于是就出 现了74ls148 优先编码器,先说一下他的基本原理.他允许同时输入两个以上编码 信号。不过在设计优先编码器时已经将所有的输入信号按优先顺序排了队,当几 个输入信号同时出现时,只对其中优先权最高的一个进行编码。 〈74ls148 管脚功能〉 〈74ls148 引脚图〉 74ls148 优先编码器管脚功能介绍:为16脚的集成芯片,电源是VCC(16) GND(8), I0—I7 为输入信号,A2,A1,A0 为三位二进制编码输出信号,IE 是使能输入端, OE 是使能输出端,GS 为片优先编码输出端。 〈74ls148 逻辑图〉 〈74ls148 逻辑表达式〉 使能端OE(芯片是否启用) 的逻辑方程: OE =I0·I1·I2·I3·I4·I5·I6·I7·IE 当OE 输入IE=1 时,禁止编码、输出(反码) : A2,A1,A0 为全1。 当OE 输入IE=0 时,允许编码,在I0~I7 输入中,输入I7 优先级最高,其余依 次为:I6,I5,I4,I3,I2,I0 ,I0 等级排列。 输入 输出 EI I0 I1 I2 I3 I4 I5 I6 I7 A2 A1 A0 GS EO 1 x x x x x x x x 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 0 0 x x x x x x x 0 0 0 0 0 1 0 x x x x x x 0 1 0 0 1 1 0 0 x x x x x 0 1 1 0 1 0 1 0 0 x x x x 0 1 1 1 0 1 1 1 0 0 x x x 0 1 1 1 1 1 0 0 1 0 0 x x 0 1 1 1 1 1 1 0 1 1 0 0 x 0 1 1 1 1 1 1 1 1 0 1 0 0 0 1 1 1 1 1 1 1 1 1 1 1 0 优先编码器74ls148 功能表 从以上的的功能表中可以得出,74ls148 输入端优先级别的次序依次为I7 ,I 6,…,I0 。当某一输入端有低电平输入,且比它优先级别高的输入端没有低电 平输入时,输出端才输出相应该输入端的代码。例如:I5=0 且I6=I7=1(I6 、I7 优 先级别高于I5) 则此时输出代码010 (为(5)10=(101)2 的反码)这就是优先编码器 的工作原理。 74ls148 真值表 由74ls148 真值表可列输出逻辑方程为: A2 = (I4+I5+I6+I7)IE A1 = (I2I4I5+I3I4I5+I6+7)·IE A0 = (I1I2I4I6+I3I4I6+I5I6+I7)·IE 用两个74ls148 优先编码器芯片扩展为十六线- 四线优先编码器的电路连线图

文档评论(0)

cjp823 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7060131150000004

1亿VIP精品文档

相关文档