微机第05章2(外部特性).pptVIP

  • 1
  • 0
  • 约3.43千字
  • 约 29页
  • 2020-09-01 发布于广东
  • 举报
5.2 8086处理器时序 5.2.1 时序的基本概念 指令周期:执行1条指令所需要的时间。 总线周期:CPU从存储器或输入输出端口存取1个字节(或字)就是1个总线周期。 T状态:时钟周期,CPU处理动作的最小单位。 一个总线周期通常有4个T状态,一个指令周期由若干个总线周期组成。 基本的总线周期: 存储器读、写; 输入输出端口的读、写; 中断响应。 时序 时序(Timing)描述各信号随时间的变化及相互间的因果关系。 总线时序描述CPU引脚如何实现总线操作 CPU时序决定系统各部件间的同步和定时 8086的总线时序 总线操作是指CPU通过总线对外进行的各种操作 8086的总线操作主要有: 存储器及I/O的读操作 存储器及I/O的写操作 中断响应操作 总线请求及响应操作 总线空闲——指CPU正进行内部操作、不进行对外操作的总线空闲状态Ti 8086的总线时序 任何指令的取指都会产生存储器读总线周期,读取的内容是指令代码 任何一条以存储单元为源操作数的指令都将引起存储器读总线周期,任何一条以存储单元为目的操作数的指令都将引起存储器写总线周期 执行IN指令产生I/O读总线周期,执行OUT指令产生I/O写总线周期 CPU响应可屏蔽中断时产生中断响应总线周期 指令 add [bx], ax 将产生那些总线周期? 8086的总线时序 总线操作中的时序

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档