FPGA组合逻辑电路实验报告.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE PAGE # / 2 学生实验报告实验课名称:可编程器件技术原理 学生实验报告 实验课名称: 可编程器件技术原理 实验项目名称: 组合逻辑电路 专业名称: 测控技术与仪器 班级:学号: 11 学生姓名: 徐章龙 教室姓名: 张晓博 2013年5月20日 七:讨论和回答问题及体会 可编程逻辑器件设计系统认识:组合电路的特点? 答:组合逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时 刻的输入,与电路原来的状态无关。 组别 同组同学 杨绪和 实验日期 2013 组别 同组同学 杨绪和 实验日期 2013 年_5_月20_日 实验室名称 电子技术实验室 一、 实验名称 组合逻辑电路 二、 实验目的与要求 熟悉可编程逻辑器件设计软硬件和实现步骤,并设计 2选1数据选择器。 五、实验原理 En tity mux21a IS PORT(a,b,s:IN BIT; Y:OUT BIT); END ENTITY mux21a; ARCHITECTURE one OF mux21a IS BEGIN PROCESS(a,b,s) BEGIN IF s= 0 THEN yv=a;ELSE y=b; END IF; END PROCESS END ARCHTECTURE one; 六、实验结果分析 三、实验内容 首先利用Quartus U完成2选1多路选择器的文本编辑输入(mux21a.vhd)和仿真 测试等步骤,给出仿真波形。最后在实验系统上进行硬件测试,验证本项设计的功能。 引脚锁定以及硬件下载测试。若选择目标器件是 EP1C3建议选实验电路模式5 (注意查阅硬件使用手册),用键1(PIOO,引脚号为1)控制s0;用键2(PIO1,引脚 号为2)控制s1; a3、a2和a1分别接clock5(引脚号为16)、clockO(引脚号为93)和 clock2(引脚号为17);输出信号out y仍接扬声器speaker(引脚号为129)。通过短 路帽选择clockO接256Hz信号,clock5接1024Hz, clock2接8Hz信号。最后进行编 译、下载和硬件测试实验(通过选择键 1、键2,控制s0、s1,可使扬声器输出不同 音调)。 四、实验仪器与设备 计算机,开发软件,实验箱,下载数据线,跳线等。

文档评论(0)

dianxin1241 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档