eda课程设计8×9先进先出FIFO缓冲器.docxVIP

  • 2
  • 0
  • 约1.02万字
  • 约 16页
  • 2021-01-12 发布于天津
  • 举报
课程设计任务书学生姓名专业班级指导教师工作单位信息工程学院题目先进先出缓冲器一设计目的根据设计要求完成对先进先出缓冲器的设计进一步加强对的应用和对语言的使用二设计内容和要求设计一个先进先出缓冲器位字深位字宽当读信号有效时的输出使能当无效时的输出处于高阻态当写信号有效时位宽的寄存器进行写操作信号和被用来作为寄存器读和写指针递增以指示该位寄存器的读和写信号和复位读写指针指向的第一个寄存器是将被载入到一个寄存器的数据掌握的操作和使用方法利用软件对所设计的电路进行仿真分析三初始条件按键时钟信号拨码开关等

课程设计任务书 学生姓名: 专业班级: 指导教师: 工作单位: 信息工程学院 题 目:8 X 9先进先出(FIFO)缓冲器 一、 设计目的 根据设计要求,完成对 8X 9先进先出(FIFO )缓冲器的设计。 进一步加强对 Quartusn的应用和对 VHDL语言的使用。 二、 设计内容和要求 设计一个8 X 9先进先出(FIFO )缓冲器,9位字深,8位字宽;当读信号ready有效时,FIFO 的输出data_out使能;当ready无效时,FIFO的输出处于高阻态;当写信号 write有效时,8位宽的 寄存器进行写操作,信号 rdinc和wrinc被用来作为寄存器读和写指针递增,以指示该位

文档评论(0)

1亿VIP精品文档

相关文档