最新数电综合设计题.docxVIP

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
1时,输出为1 1时,输出为1, 3个或三个以上 设计一个可控五进制计数器,当控制信号 x=0时,电路保持原状态不变;当 x=1时,电路工作在计数状态。 原始状态表: 次 \输 态 \ . / \入 0 1 A A B B B C C C D D D E E E A 原始状态转换图 二、设计一个串行数据检测器,当连续发生输入 其他状态输入情况下输出为 0. 次态\^输 输 \入 现 出^ 0 1 A A/0 B/0 B A/0 C/0 C A/0 D/1 D A/0 D/1 x/y1/10/0原始状态转换图0000010000 x/y 1/1 0/0 原始状态转换图 0 0 0 0 0 1 0 0 0 0 1 0 Q1 0 0 1 1 0 0 0 1 0 1 0 0 Q11;】 0 0 0 0 0 1 0 1 1 0 0 0 0 0 1 0 0 0 1 0 0 1 1 0 0 0 1 1 0 0 0 1 0 1 0 1 常用触发器的激励表 Q%Qn + 1 RS触发器 JK触发器 T触发器 D触发器 S R J K T D 0? 0 0 X 0 X 0 0 0? 1 1 0 1 X 1 1 1? 0 0 1 x 1 1 0 1? 1 x 0 x 0 0 1 例如:列出表所示电路的驱动方程 100101001010 1 0 0 1 0 1 0 0 1 0 1 0 1 0 0 1 1 0 1 1 1 0 1 1 1 0 0 1 0 0 1 1 0 0 0 0 0 0 0 0 1 x x x x x x 1 00 01 11 10 00 01 11 10 1 1 x x x x x x 1 1 00 01 11 10 1 1 x x x x x x 1 1 ] 11 10 由卡诺图写出驱动方程 Dz=XQ2+XQjQ0 D^XQj + X^ + Q^ 【九=XQ0 + XQ^ 设计举例 1时,输出为1 1时,输出为 否则输出为0. (1)状态图 X/Y 0/0 | 0/1 1/1 ”~w~? 1/0 次 \ +人 态 输 输\入 现 0 1 0 0/0 1/1 1 1/1 0/0 (3)激励表 X 瑞 ?n + 1 Q 0 J K 0 0 0 0 x 0 0 1 1 x 0 1 1 0 1 1 x 1 1 1 0 x 1 0 (2)状态表Y⑷逻辑图 (2)状态表 Y x=0时,计数器按加2、试用jk x=0时,计数器按加 法计数,当输入x=1时,按减法计数。输出 y=1表示有进位或借位。 1、状态转换图 X/Y 00 0/1 1/1 11 0/0 01 1/0 0/0 2、激励表 X 1/0 10 Y Q x x X 1 1 X 1 X 1 X 1 X 1 X 1 X 1 X 1 X 1 0 0 0 0 0 0 1 1 1 0 1 0 1 0 1 0 0 1 X X X 0 X X 0 0 1 3、由卡诺图做出各触发器输入端和电路输出端卡诺图。 1 1 x x 1 x x 00 10 01 11 J严X ? X Q1Q 0 0 x x 1 1 x x 1 K1 = X \Q1Q 000-.. 00 01 11 10 0 1 x x 1 1 1 x x 1 J(?= 1 ^Q1Q 000-.. * 00 01 11 10 00 10 01 11 x 1 1 x x 1 1 x 0 1 1 1 1 00 01 11 10 由驱动方程画逻辑图 组合逻辑电路的设计 1、某产品有 A B C、D四项质量指标。规定:A必须满足要求,其他三项中只要有任意两 项满足要求,产品就算合格。试用门电路设计检验该产品质量的逻辑电路。 解:1、列真值表。 根据题意,取四个质量指标 A、B、C D为输入变量,且规定满足要求时取值为 1,不满 足要求时取值为0.此电路有一个输出变量,用 F表示,且规定当产品及格时 F=1,不合 格时F=0. A B C D F 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 0 0 1 0 0 0 0 1 0 1 0 0 1 1 0 0 0 1 1 1 0 1 0 0 0 0 1 0 0 1 0 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 2、 写逻辑表达式 由真值表可得 F = ABCD + ABCD + ABCD + AB CD 3、 化简表达式 F=ABD+ABC+ACD 4、 根据表达式画出逻辑电路图 逻辑图1 3、设X、Z均为三位二进制数,X为输入,Z为输出,要求两者之间有如下关系:当 ? E决.时,Z=X+2;当X2时,Z=1;当X5时,Z=0。试用一片3线-8线译码器74ls138 构成实现上述要求的逻辑电路。 解:1、列真值表。根据题意,取三位二进制数 *

文档评论(0)

cooldemon0601 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档