数字控制文氏桥振荡器分析.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字控制文氏桥振荡器分析 导语:?在所有低频振荡电路中,文氏桥是最简单的一种,其工作状况几乎不受外部环境变化的影响,很少发生背离设计初衷的情况。 [b] 1 引言 [/b] 在所有低频振荡电路中,文氏桥是最简单的一种,其工作状况几乎不受外部环境变化的影响,很少发生背离设计初衷的情况。即使采用非常普通的标准器件,也能输出非常标准的正弦波,受运算放大器的限制也很小。尽管如此,对文氏桥的理解也不能过于简单,因为设计过于理想化或简单化会导致其性能或结果偏离设计要求。[b] 2 文氏桥振荡器 [/b] 我们知道,对于一个振荡电路,在给定频率下电路增益大于l、相移为零,并通过反馈网络回馈到输入端。由此,在设计振荡器时首先需要考虑相移,观察图1所示标准文氏桥电路,R1和C1会产生正相移,而R2和C2将产生负相移。在一个特定频率下,R1、C1产生的正相移量与R2、C2产生的负的相移量相等,总相移量为零。在此频率下,电路将可能发生振荡。 [img=243,202]/News/080225172244470.jpg[/img] 对于图1,考虑到运算放大器的高阻输入和低阻输出特性,可以推导出文氏桥网络(R1、C1和R2、C2)的传输函数: [img=418,51]/News/080225172246331.jpg[/img] 上式中的虚部符号j代表90°的相移量(可能为正或负),而实部(不含j分项)相移量为零。随着实部与虚部数值改变,具体的相移量也随之而变。 如果式(1)中的 [img=380,53]/News/080225172246582.jpg[/img] 则式1分母部分的实部为零,只有虚部,因此有: [img=368,162]/News/080225172246663.jpg[/img] 由上述等式得出:在特定频率下,文氏桥的传输函数是一个无相移的纯实数。分析了图1电路的相位特性后,下一步来考虑其增益情况。为了简化分析,假定式3中的R1=R2,Cl=C2,则有: [img=75,55]/News/080225172246974.jpg[/img] 为了满足振荡器的基本条件(零相移,单位增益),运算放大器电路增益必须≥3,以弥补文氏桥电路的衰减。为了运算放大器同相、反相端输入电压一致,从运放输出到输入之间增加一个电阻分压网络,衰减因子为3,以便与文氏桥网络匹配(见图1)。 因此从理论上讲,利用文氏电路产生正弦波非常简便,然而从实际情况考虑实际意义不大,因为电阻的精度很好控制,而电容容值的精度很难控制,即使是精度为±20%的电容成本也很高。比较明智的办法是首先考虑电容器精度对电桥性能的影响,然后找到一种低成本的弥补办法。 表1以一个简单的数据表举例说明文氏桥网络元件参数及其对电路增益的影响。第7行是文氏桥传输函数的结果(式(3)),第12行是由方程式2推导出的工作频率,而第9行是第7行结果的倒数。假定:Cl=C2=10 nF,同时R1=R2=lO kΩ,则电桥将在1.5915494 kHz振荡,因为此时运放的增益为3。如有兴趣,可根据图2参数实际搭建一个实验电路加以验证。需要注意的是,上述电路正常工作的条件是:电容器的精度不能低于额定参数的±10%,否则电路将停振或不能输出正确的频率。譬如,当C1实际参数为8nF(额定值的80%),C2=18nF(额定值的180%)时,振荡器增益应为4.25,即由于电容偏差过大导致3倍增益不足以使电桥发生振荡。相反,当C1偏大、C2偏小时,电桥不需要3倍增益补偿,此时电桥仍会振荡,但会产生失真。偏差越大,失真也越大。不仅如此,此时的振荡频率也不是设计所需的频率。因此一个理想的电路应该是使电桥的参数与运放增益一致,因为,过小增益的电路会停振,而过大增益会引入失真或偏离振荡频率。 [img=363,329]/News/080225172247055.jpg[/img] 为了解决上述问题,在图1电路中插入一个J型FET,见图2,这样可以在小范围内改变运放增益,确保电路的持续振荡条件。上电时,由于场效应管栅极电压为零,因此导通,TRl的RDS为低阻,运放增益此刻大于3,保证电路启振。一旦电路开始振荡,运放有输出信号,整流网络将把一个负电压输入到J型FET的栅极,使其RDS变大或呈高阻。最终结果是运放增益降低,从而使振荡电路进入稳态。输出波形幅度大小取决于两个串联二极管的正向导通

文档评论(0)

xina171127 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档