数字电路期末总复习知识点归纳详细[参照].docxVIP

数字电路期末总复习知识点归纳详细[参照].docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
精品资源·有用参阅品 概括总结·汇编收拾 Summary compilation 第1章 数字逻辑概论 一、进位计数制 1.十进制与二进制数的转化 2.二进制数与十进制数的转化 3.二进制数与16进制数的转化 二、根本逻辑门电路 第2章 逻辑代数 表明逻辑函数的办法,概括起来有:真值表,函数表达式,卡诺图,逻辑图及波形图等几种。 一、逻辑代数的根本公式和常用公式 1)常量与变量的联系A+0=A与AA  A+1=1与          =1与=0 2)与一般代数相运算规矩 a.交换律:A+B=B+A   b.结合律:(A+B)+C=A+(B+C)  c.分配律:=  )  3)逻辑函数的特别规矩 a.同一律:A+A+A b.摩根规律:, b.关于否定的性质A= 二、逻辑函数的根本规矩 代入规矩 在任何一个逻辑等式中,假如将等式两头一同呈现某一变量A的当地,都用一个函数L表明,则等式依然建立,这个规矩称为代入规矩 例如: 可令L= 则上式变成= 三、逻辑函数的:——公式化简法 公式化简法便是运用逻辑函数的根本公式和常用公式化简逻辑函数,一般,咱们将逻辑函数化简为最简的与—或表达式   1)兼并项法: 运用A+或, 将二项兼并为一项,兼并时可消去一个变量 例如:L= 2)吸收法  运用公式,消去剩下的积项,依据代入规矩可所以任何一个杂乱的逻辑式 例如  化简函数L= 解:先用摩根定理打开:=  再用吸收法    L=     =     =     =     = 3)消去法 运用 消去剩下的因子 例如,化简函数L= 解:  L=       = = = = = = 4)配项法 运用公式将某一项乘以(),即乘以1,然后将其折成几项,再与其它项兼并。 例如:化简函数L=  解:L=     =     =     =     =     = 2.运用举例 将下列函数化简成最简的与-或表达式 1)L= 2) L= 3) L= 解:1)L=      = = = = = = 2) L= = = = = 3) L= = = = = = 四、逻辑函数的化简—卡诺图化简法: 卡诺图是由真值表转化而来的,在变量卡诺图中,变量的取值次序是按循环码进行摆放的,在与—或表达式的根底上,画卡诺图的进程是: 1.画出给定逻辑函数的卡诺图,若给定函数有个变量,表明卡诺图矩形小方块有个。 2.在图中标出给定逻辑函数所包括的悉数最小项,并在最小项内填1,剩下小方块填0. 用卡诺图化简逻辑函数的根本进程:  1.画出给定逻辑函数的卡诺图  2.兼并逻辑函数的最小项  3.挑选乘积项,写出最简与—或表达式  挑选乘积项的准则: ①它们在卡诺图的方位有必要包括函数的一切最小项 ②挑选的乘积项总数应该最少 ③每个乘积项所包括的因子也应该是最少的 例1.用卡诺图化简函数L= 解:1.画出给定的卡诺图 2.挑选乘积项:L= 例2.用卡诺图化简L= 解:1.画出给定4变量函数的卡诺图    2.挑选乘积项 设到最简与—或表达式L= 例3.用卡诺图化简逻辑函数 L= 解:1.画出4变量卡诺图   2.挑选乘积项,设到最简与—或表达式    L= 第3章 逻辑门电路 门电路是构成各种杂乱集成电路的根底,本章侧重了解TTL和CMOS两类集成电路的外部特性:输出与输入的逻辑联系,电压传输特性。 TTL与CMOS的电压传输特性 开门电平—确保输出为额外低电平 时所答应的最小输入高电平值 在规范输入逻辑时,=1.8V 关门—确保输出额外高电平90%的情况下,答应的最大输入低电平值,在规范输入逻辑时,=0.8V —为逻辑0的输入电压  典型值=0.3V —为逻辑1的输入电压  典型值=3.0V —为逻辑1的输出电压  典型值=3.5V —为逻辑0的输出电压  典型值=0.3V 关于TTL:这些临界值为,       , 低电平噪声容限: 高电平噪声容限: 例:74LS00的      它的高电平噪声容限 =3-1.8=1.2V 它的低电平噪声容限 =0.8-0.3=0.5V 2.TTL与COMS关于逻辑0和逻辑1的接法 74HC00为CMOS与非门选用+5V电源供电,输入端鄙人面四种接法下都归于逻辑0    ①输入端接地    ②输入端低于1.5V的电源    ③输入端接同类与非门的输出电压低于0.1V    ④输入端接10电阻到地 74LS00为TTL与非门,选用+5V电源供电,选用下列4种接法都归于逻辑1    ①输入端悬空    ②输入端接高于2V电压    ③输入端接同类与非门的输出高电平3.6V    ④输入端接10电阻到地 第4章 组合逻辑电路 一、组合逻辑电路的规划办法 依据实际需要,规划组合逻辑电路根本进程如下: 1.逻辑笼统 ①剖析规划要求,确认输入、输

文档评论(0)

蔡氏壹贰 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档