- 1、本文档共29页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字集成电路的设计流程;设计输入:以电路图或HDL语言的形式形成电路文件;输入的文件经过编译后,可以形成对电路逻辑模型的标准描述;
逻辑仿真(功能仿真):对如上形成的逻辑描述加入输入测试信号,检查输出信号是否满足设计要求;在此没有考虑任何时间关系,只是检测逻辑是否有错;;系统分割(设计综合):采用特定的设计方法分解实现电路模型,得到电路实际采用的逻辑单元及其相互连接形式;在GA设计时,电路会分割为2-3输入的逻辑单元,在FPGA设计中,分割为4输入逻辑单元,而采用CPLD设计时,则分割为更大的逻辑单元。;前仿真:采用综合出的电路结构,对每个逻辑单元添加上对应的时间延迟信息;在此基础上进行仿真,检测电路是否存在逻辑或时序错误;
电路的布局,定位与布线:对于通过前仿真的电路系统,从全局到局部,进行每个单元的定位以及相关的连线安排;;电路参数提取:根据连线的具体长度和负载程度,提取每一根连线的电阻/电容参数,得到相应的时间延迟信息;
后仿真:将提取的连线参数代入到电路中,在此基础上进行仿真,检测电路是否存在逻辑或时序错误;;CAD阶段(20世纪60- 80年代初期)
利用计算机辅助进行IC版图编辑、PCB布局布线,取代手工操作。出现大量的软件工具产品。
由于各公司独立开发,设计各阶段的软件彼此独立,不能进行系统级的仿真与综合,不利于复杂系统设计。;CAE阶段(80年代到90年代初期)
各种设计工具,如原理图输入、编译与链接、逻辑模拟、测试码生成、版图自动布局以及各种单元库均已齐全。可以由RTL级开始,实现从设计输入到版图输出的全过程设计自动化。
各种底层文本设计语言开始涌现。;EDA阶段(20世纪90年代以后)
开始追求贯彻整个设计过程的自动化,
硬件描述语言(HDL)已经成为广泛使用的标准,设计的工具也已经相对成熟,从设计输入、逻辑综合到各层次的仿真工具都已具备比较完善的性能。设计者可将精力集中于创造性的方案与概念的构思上。;在逻辑设计阶段,针对设计的输入编辑、仿真和综合过程,需要使用必要的软件工具进行支持;
这种设计工具主要可以分为两类:
一类??由PLD的制造商推出的针对特定器件的设计工具;另一类是由专业软件公司推出的针对特定用途的设计工具。;由PLD的制造商推出,例如Altera公司的Maxplus II,Quartus II,Xilinx公司的ISE等。这类工具的优点是从设计输入直到器件下载,设计的全过程都能在一个工具中实现,使用非常简单方便;缺点是该类工具以器件综合为目标,对于不能实现直接综合的电路的行为设计不能支持。;由专业的工具设计者推出,例如Synplicity公司的综合工具Synplify, Model Technology公司的仿真工具ModelSim等。这类工具通常专业性比较强,包容性好,可以最大限度地兼容HDL语言的各种描述,适应从抽象到具体的各种设计方式。缺点是其专用性比较强,使用的简便性不及第一类。;仿真工具ModelSim
综合工具Synplify
设计工具Maxplus II,Quartus ;电路仿真的要点;行为仿真(功能仿真);结构仿真(前仿真);电路仿真(后仿真);仿真工具用于对HDL程序进行仿真,采用软件运算形式对电路功能进行验证;该仿真工具全面支持IEEE常见的各种硬件描述语言标准,支持语言中的各种抽象行为描述,可以用于对电路设计各阶段的仿真。;软件安装;
点击图标,打开程序;
建立项目(Project):File/New/Project
为项目命名,并确定路径和工作库;
建立源文件:File/New/Source/VHDL;
例:设计一个全加器;ENTITY fa IS
PORT (
a ,b,ci: IN bit;
co,s: OUT bit);
END fa;
ARCHITECTURE rtl OF fa IS
BEGIN
s=a xor b xor ci;
co=(a and b) or (a and ci) or (b and ci);
end rtl;;进行编辑,保存文件:命名/指定路径;
在源程序编辑窗口中对已保存的文件进行编译,结果可以在项目窗口中看到;
编译完成后,在项目窗口中将文件添加到项目中:Project/Add File to Project;
在其他工具中编译的文件也可以直接添加到项目中。;在项目窗口中,装载设计项目:vsim fa;
打开仿真波形窗口:add wave *;
对各输入信号进行设置:
force -repeat 20 ns a 0 0 ns, 1 10 ns
force -repeat 40 ns b 0 0 ns, 1 20 ns
force -repeat 80 ns ci 0
您可能关注的文档
最近下载
- 高中数学知识点总结(全版).doc VIP
- 2025年赣美版(2024)小学美术一年级下册(全册)教案、教学计划、教学反思(附教材目录P253).docx VIP
- 2024年清华大学计算机科学与技术专业《计算机组成原理》科目期末精品7747.pdf VIP
- 2022许昌职业技术学院招聘笔试真题参考答案详解.docx VIP
- 地质灾害预测:泥石流预测_(15).泥石流预测技术的最新进展.docx VIP
- 2025上海闵行教育系统公开招聘实验员113人笔试模拟试题及答案解析.docx VIP
- 华为科技企业研发管理数字化转型研究报告2025.docx
- 水利水电工程安全员培训()资料祥解.ppt
- 监理大纲工程监理方案技术标投标方案.doc
- 医院检验科程序性文件.pdf VIP
文档评论(0)