- 1、本文档共8页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
FPGA的结构及组成
FPGA的结构及组成
PAGE
PAGE7
FPGA的结构及组成
PAGE
.
FPGA工作原理与简介
如前所述,FPGA是在PAL、GAL、EPLD、CPLD等可编程器件的基础进步一步发展的产物。它是作为ASIC领域中的一种半定制电路而出现的,即解决了定制电路的不足,又战胜了原有可编程器件门电路有限的缺点。
由于FPGA需要被屡次烧写,它实现组合逻辑的基本结构不能能像ASIC那样经过固定的与非门来完成,而只能采用一种易于屡次配置的结构。查找表能够很好地满足这一要求,目前主流FPGA都采用了基于SRAM工艺的查找表结构,也有一些军品和宇航级FPGA采用Flash也许熔丝与反熔丝工艺的查找表结构。经过烧写文件改变查找表内容的方法来实现对FPGA的重复配置。
依照数字电路的基本知识能够知道,对于一个n输入的逻辑运算,无论是与或非运算仍是异或运算等等,最多只可能存在2n种结果。所以若是早先将相应的结
果存放于一个存贮单元,就相当于实现了与非门电路的功能。FPGA的原理也是这样,它经过烧写文件去配置查找表的内容,从而在相同的电路情况下实现了不相同的逻辑功能。
查找表(Look-Up-Table)简称为LUT,LUT本质上就是一个RAM。目前FPGA中多使用4输入的LUT,所以每一个LUT能够看作一个有4位地址线的的RAM。当用户经过原理图或HDL语言描述了一个逻辑电路今后,PLD/FPGA开发软件会自
动计算逻辑电路的全部可能结果,并把真值表(即结果)早先写入RAM,这样,每输入一个信号进行逻辑运算就等于输入一个地址进行查表,找出地址对应的内容,尔后输出即可。
下面给出一个4与门电路的例子来说明 LUT实现逻辑功能的原理。
例1-1:给出一个使用LUT实现4输入与门电路的真值表。表1-14输入与门的真值表
从中能够看到,LUT拥有和逻辑电路相同的功能。本质上,LUT拥有更快的执行速度和更大的规模。
由于基于LUT的FPGA拥有很高的集成度,其器件密度从数万门到数千万门不等,能够完成极其复杂的时序与逻辑组合逻辑电路功能,所以适用于高速、高密度的高端数字逻辑电路设计领域。其组成部分主要有可编程输入/输出单元、基本可
.
.
编程逻辑单元、内嵌SRAM、丰富的布线资源、基层嵌入功能单元、内嵌专用单元等,主要设计和生产厂家有Xilinx、Altera、Lattice、Actel、Atmel和QuickLogic等公司,其中最大的是Xilinx、Altera、Lattice三家。
如前所述,FPGA是由存放在片内的 RAM来设置其工作状态的,所以工作时需要
对片内RAM进行编程。用户可依照不相同的配置模式,采用不相同的编程方式。FPGA有以下几种配置模式:
并行模式:并行PROM、Flash配置FPGA;
主从模式:一片PROM配置多片FPGA;
串行模式:串行PROM配置FPGA;
外设模式:将FPGA作为微办理器的外设,由微办理器对其编程。
目前,FPGA市场占有率最高的两大公司Xilinx和Altera生产的FPGA都是基于SRAM工艺的,需要在使用时外接一个片外储藏器以保存程序。上电时,FPGA将外面储藏器中的数据读入片内RAM,完成配置后,进入工作状态;掉电后FPGA恢复为白片,内部逻辑消失。这样FPGA不但能屡次使用,还无需特地的FPGA编程器,只需通用的EPROM、PROM编程器即可。Actel、QuickLogic等公司还供应反熔丝技术的FPGA,只能下载一次,拥有抗辐射、耐高低温、低功耗和速度
快等优点,在军品和航空航天领域中应用很多,但这种FPGA不能够重复擦写,开发初期比较麻烦,花销也比较昂贵。Lattice是ISP技术的发明者,在小规模PLD应用上有必然的特色。初期的Xilinx产品一般不涉及军品和宇航级市场,但目前已经有QPro-R等多款产品进入该类领域。
FPGA芯片结构
目前主流的FPGA仍是基于查找表技术的,已经远远高出了先前版本的基本性能,并且整合了常用功能(如RAM、时钟管理和DSP)的硬核(ASIC型)模块。如
图1-1所示(注:图1-1可是一个表示图,本质上每一个系列的FPGA都有其相应的内部结构),FPGA芯片主要由6部分完成,分别为:可编程输入输出单元、基本可编程逻辑单元、完满的时钟管理、嵌入块式RAM、丰富的布线资源、内嵌的基层功能单元和内嵌专用硬件模块。
.
.
图1-1FPGA芯片的内部结构
每个模块的功能以下:
1.可编程输入输出单元(IOB)
可编程输入/输出单元简称I/O单元,是芯片与外界电路的接口部分,完成不相同电气特色下对输入/输出信号的驱动与般配要求,其表示结构如图1-2所示。FPGA内的I/O按组分类,每组都能够独立地支持不相同的I/O标准。经过软件的灵便配置
您可能关注的文档
- FPC设计总结规范.docx
- FPGACPLD数字数电路设计经验.docx
- FPGA使用入门实验报告总结计划示例.doc
- FP标准具实验讲义.docx
- FR900系列多功能自动薄膜封口机说明书.docx
- FRD700变频器基本参数设置.docx
- Frenchay构音障碍评定.docx
- Friendship中学初三选的作文.docx
- friendship的作文8篇范文版本.docx
- FRPP管施工工艺设计.docx
- 2023-2024学年广东省深圳市龙岗区高二(上)期末物理试卷(含答案).pdf
- 2023-2024学年贵州省贵阳市普通中学高一(下)期末物理试卷(含答案).pdf
- 21.《大自然的声音》课件(共45张PPT).pptx
- 2023年江西省吉安市吉安县小升初数学试卷(含答案).pdf
- 2024-2025学年广东省清远市九校联考高一(上)期中物理试卷(含答案).pdf
- 广东省珠海市六校联考2024-2025学年高二上学期11月期中考试语文试题.pdf
- 2024-2025学年语文六年级上册第4单元-单元素养测试(含答案).pdf
- 2024-2025学年重庆八中高三(上)月考物理试卷(10月份)(含答案).pdf
- 安徽省安庆市潜山市北片学校联考2024-2025学年七年级上学期期中生物学试题(含答案).pdf
- 贵州省部分校2024-2025学年九年级上学期期中联考数学试题(含答案).pdf
文档评论(0)