五邑大学专插本参考数文字电路以及逻辑设计.docxVIP

五邑大学专插本参考数文字电路以及逻辑设计.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
五邑大学专插本参考数文字电路以及逻辑设计 五邑大学专插本参考数文字电路以及逻辑设计 PAGE / NUMPAGES 五邑大学专插本参考数文字电路以及逻辑设计 试卷编号 命题人:徐秀平 审批人: 试卷分类(A卷或B卷)A 五邑大学 试卷 学期: 2008 至 2009 学年度 第 一 学期 课程: 数字电路与逻辑设计 专业: 电子、计算机、交通 班级: 姓名: 学号: 题号 一 二 三 四 五 六 七 八 九 十 总分 得分 得分 (包含8个小题,共38分) 一、 用公式法化简下边逻辑函数( 4分) YABBD AD CD 利用卡诺图化简下边逻辑函数,要求画出卡诺图,求得最简与或式。 (6分) Y m(0,1,2,3,6,7,9,10,14,15) d(8,13) A .3电路如下图,①试写出输出端逻辑式; 2,已知输 入信号的波形,请对应画出输出端的波形。 (4分) t B 0 B A Y 51 10K 0 t Y 0 t 电路如下图,此中全部的门均为 TTL门。若已知各门的参数为 IOH=,IOL=14mA,IIH=,IIL=,试 求能带多少个同类门?(4分) TTL 电路如下图,请写出输出Q的特征方程,并画出对应时钟脉 冲CLK的输出Q的波形(4分) CLK A SET Q 0 D Q RD B CLK CLR Q 0 A RD 0 B 0 Y 1.6电路如下图,①说明它的容量是多少?②写出 0 各片的地点范围(十六进制表示) 。(6分)  N t t t t t CB555准时器接成的电路如下图,若VCC=12V,①试问CB555接成的是什么电路?②若输入电压vI波形如下图,试画出输出电压v0的波形。(6分) 如下图电路为4位倒T型电阻网络D/A变换器。已知R=10KΩ,VREF=12V。当某位数字量di=1时,开关接Si接运算放大器的反相输入端,;当di=0时,开关接Si接地。试求:①输出模拟电压vo的范围;②求d3d2d1d0=1011时,对应的输出的模拟电压vo值。(4分)  vI 10V 5V 0 t vo 0 t 二、 得分 剖析题(包含三道题,共 32分) 由3线-8线译码器74HC138组成的逻辑电路如下图,剖析电路的逻辑功能,要求写出输出端逻辑式和真值表,说明电路有什么作用。(10分) M N 74HC的功能表 S1 S2 S3Yi 0 X 1 Y7Y6Y5Y4Y3Y2Y1Y0 X 1 1 74HC138 1 0 mi A0A1A2S1 S2S3 mi为A2A1A0组合的最小项 C B A +5V 剖析如下图时序逻辑电路的功能,要求写出电路的驱动方程、状态方程、输出方程,画出状 态变换图,说明是什么电路,并检查电路可否自启动。 (12分) Q0 Q1 1J Q 1J Q C1 C1 11K Q 11K Q  Y CLK 由中规模集成同步十进制计数器 74160组成的电路如下图,试写出电路的状态变换图,说明 组成多少进制计数器,并对应所给 CLK波形画出各输出端的波形。 (10分) CLKRDLD EPET 输出端的工作状态 1 EPD0D1D2D3C 0 清零(异步) 1 0 预置数(同步) ET 74161 LD1 CLK 1 1 0 1 保持(包含C) CLK RD CLK Q0Q1Q2Q3 1 1 0 保持(但C 0) 1 10 1 1 计数 t Q0 功能表 0 t Q1 0 t Q2 0 t Q3 0 t 三、 得分 设计题(包含三道题,共 30分) 用双4选1数据选择器 74HC153实现异或逻辑和同或逻辑, 不得使用其余门。 要求输入变量为 A和B,输出异或为 Y1,同或为 Y2。写出真值表和逻辑表达式,并在所给的图上连线。 (10分) Y1 Y2 A1 74HC153 A0 S1D10D11D12 D13D20D21D22D23S2 利用中规模同步十六进制集成计数器 74161的置数端 LD和非门(不得用与非门)组成 12进 制计数器,在所给的图上画出连线图,标出输入时钟端和进位输出端,写出电路状态变换图。 74161的逻辑符号和功能表如下图。 (8分) CLK RDLD EPET 输出端的工作状态 EPD0D1D2D3C 0 清零(异步) 1 0 预置数(同步) ET 74161 LD 1 1 0 1 保持(包含C) CLK RD Q0Q1Q2Q3 1 1 0 保持(但C0) (a) 1 1 1 1 计数 (b)功能表 用D触发器组成循环码(000→001→011→111→101→100→000)规律工作的六进制同步计数器,要求①确立D触发器的个数;②列出各触发器的状态方程、驱动方程;③画出实现的电路;④ 写出状态变换图,检查可否自启动。(12分)

文档评论(0)

178****4202 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档