数电课程设计四路抢答器...doc

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数电课程设计-四路抢答器.. 数电课程设计-四路抢答器.. PAGE / NUMPAGES 数电课程设计-四路抢答器.. 数字电子技术基础课程设计 二、设计任务与要求 1、设计任务 设计一个由四人参加的智力竞赛抢答电路,当主持人宣布“开始”,显示出首先作出判断的参加竞赛者。功能: 1)清零功能:可用触发器的异步复位端实现, 由主持人控制。 2)抢答键控功能:可用触发器和门电路实现。 3)显示功能:可用发光二极管显示,用蜂呜器发声。 2、设计要求 1)选择适当的元器件, 设计该电路。以实现上述功能。 2)利用 Protel99 绘制其电路原理图。 3)对每个元器件选择合适的封装,形成网络表文件。 4)选择正确的布线规则,形成该电路的 PCB 板图。 三、总体方案设计 1、抢答器结构框图 抢答器的结构框图如下图所示,主要由开关按钮、 触发锁存电路、脉冲信号发生器、 LED 显示电路和蜂鸣 器报警电路组成。 抢 触发锁 LED 答 存控制 显 示 按 电路 电路 钮 主 持 人 脉 冲 蜂 鸣 按 器 报 信 号 钮 警 电 发 生 器 路 2、总体方案设计 采用 74LS175为主芯片的设计方案 抢答器的电路设计图使用 Protel 绘制,结果如图 2 所示。 1 图 2 抢答器电路设计方案 该电路由四 D 触发器、与非门及脉冲触发电路等组 成。 74LS175 为四 D 触发器,其内部具有四个独立的 D 触发器。 74LS20为四输入端的与非门,一块芯片中有两 个独立的与非门。 74LS00为二输入端的与非门,在一块 芯片中有 4 个独立的与非门。优先判决电路用来判断哪 一个预定状态优先发生的电路,如判断知识竞赛中谁先 抢答。当有选手抢答时, 首先锁存,阻止其他选手抢答, 然后编码对应的 LED灯变亮同时蜂鸣器产生音响。主持 人按钮实现复位,开始下一题抢答。 3、电路工作原理 电路上电后,按下复位按键 S5 实现清零功能,/Q1~ /Q4 输出高电平,与之相连接的指示用的四个 LED全熄 2 灭。同时以 Q1~Q4作为输入的或非门输出为高电平, 经非门输出低电平, 蜂鸣器不响;经与门使脉冲正常输入。松开复位键,电路进入准备状态。假设有按键 S3 (3 号选手 ) 被按下, Q3输出变为高电平, /Q3 变为低电平。从而导致对应得 LED被点亮,或非门的输出将由高变成低电平,经非门变为高电平使蜂鸣器鸣叫。同时或非门的低输出经过与门使得脉冲信号无法进入 CLK端,即芯片 的 CLK保持低电平,此时芯片处于数据保持状态,按下除复位之外的任何的按键都将不会发生电路状态的变化,即输入被锁定,达到阻止其他选手抢答的目标。而后,主持人按下复位,准备进入下一轮抢答。 四、单元电路设计 1、按钮电路 下图为四路开关阵列电路, 从图上可以看出其结构非常简单。当任一开关按下时,相应的输出为低平,否则为高电平。 3 2、触发锁存电路 下图 3 所示为 74LSl75 外引线排列图和逻辑电路图。其中, RD 是异步清零控制端。 D0~D3 是并行数据输入端,CP为时钟脉冲端,Q0~Q3是并行数据输出端, Q0 ~Q3 是 Q0~ Q3 的反码数据输出端。 图 4 所示电路的数码接收过程为:将需要存储的四位二进制数码送到数据输入端 D0 ~D3,在 CP端送一个时钟脉冲,脉冲上升沿作用后,四位数码并行地出现在四个触发器 Q端。 VCC Q3 Q3 D3 D2 Q 2 Q2 CP 16 15 14 13 12 11 10 9 74LS175 1 2 3 4 5 6 7 8 RD Q0 Q 0 D0 D1 Q 1 Q1 GND 图 3 Q0 Q 0 Q1 Q1 Q2 Q2 Q3 Q3 FF0 FF1 FF2 FF3 Q Q Q Q 1D C1 R 1D C1 R 1D C1 1D C1 R R 1 1 CP RD 0 D 1 D3 D 图 4 图5示是 4位集成寄存器 74LSl75 4 图5 下表 1所示是 D触发器功能表: 表 1 74LS175的功能表 清零 时钟 输入 输出 CR CP 1D 2D 3D 4D 1Q 2Q 3Q 4Q 工作模式 0 × × × × × 0 0 0 0 异步清零 1 ↑ 1D 2D 3D 4D 1D 2D 3D 4D 数码寄存 1 1 × × × × 保持 数据保持 1 0 × × × × 保持 数据保持 特性方程:当 n+1 n+1 D=0时 Q =0,当 D=1时 Q =1,由此得 D n+1 触发器特性方程为 Q =D. 图 6 所示即为 4 路触发锁存电路。图中 74LS175为 4D 锁存器,一开始,当所有开关均未按下时,锁存器输出全为高电平,经 4 输入与非门和非门后的反馈信号仍为高电平,该

您可能关注的文档

文档评论(0)

187****4751 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档