同济大学微机原理期末复习..pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
把 ICW1234 几个值取值代表什么抄在空白处 第二章: 1.8086 引脚功能: S6恒为 0,表示 CPU当前与总线相连。 S5表示中断允许标志 IF 的当前设置。 S4、 S3 合起来指出当前正在使用哪个段寄存器。 AD15~AD0地址 / 数据复用引脚(双向,三态) ,T1传地址, T234传数据, 8088不复用,只 传送数据。 在总线周期的 T1 状态,在 /BHE/S7 引脚输出 /BHE 信号,表示高 8 位数据线 AD15~AD8上的 数据有效;在 T2 、T3、T4、及 Tw状态, /BHE/S7 引脚输出状态信号 S7。 INTR可屏蔽中断请求信号(输入) 可屏蔽中断请求信号,这是一个电平触发输入信号,高电平有效。 CPU在每一个指令周期的 最后一个 T 状态采样这条引脚,如 INTR有效, IF=1 开中断,则 CPU执行完当前指令响应中 断,进入中断响应周期。这引脚上的请求信号,可以用软件复位内部的中断允许位( IF )来 加以屏蔽。 NMI非屏蔽中断请求信号(输入) 非屏蔽中断输入信号 (Non Maskable Interrupt) ,这是一个边沿(上升沿)触发信号。这条 线上的中断请求信号不能用软件 (IF )来加以屏蔽, 所以这条线上由低到高的变化, 就在当 前指令结束以后引起中断。 /RD读信号(输出,三态) 读选通信号,低电平有效。当其有效时, 表示正在进行存储器读或 I /O读。在 DMA方式时, 此线浮空。 READY准备就绪信号(输入) 这是从所寻址的存储器或 I /O 设备来的响应信号,高电平有效。当其有效时,将完成数据 传送。 CPU在 T3 周期的开始采样 READY线,若其为低,则在 T3 周期结束以后,插入 TW周 期,直至 READY变为有效,则在此 TW周期结束以后,进入 T4 周期,完成数据传送。 /TEST测试信号(输入) 这个输入信号是和“ WAIT”指令结合起来使用。 CPU在执行 WAIT指令后,CPU处于等待状态, 当 TEST输入脚有效(低电平有效) ,则 CPU结束等待状态,继续执行 WAIT 指令后的指令。 MN//MX最小 / 最大模式信号(输入) 这个输入信号决定了 CPU的工作模式, MN//MX为高电平( 5V)CPU处于最小模式,为低电平 (0V)CPU处于最大模式。 /INTA 中断响应信号(输出,三态) 当 CPU响应外设中断请求时,发出两个连续的 /INTA 。 ALE地址锁存允许信号(输出) 是 CPU提供给地址锁存器( 8282)的控制信号,有效时,将 AD 上的地址打入锁存器。 /DEN数据允许信号(输出,三态) 当 CPU发出数据允许信号作为数据总线收发器( 8286 )的数据输出允许信号。 DT//R 数据发送 / 接收信号(输出,三态) 该信号用于控制数据总线收发器数据的传送方向, 高电平时, CPU向内存或 I/O 端口写数据, 低电平时, CPU从内存或 I/O 端口读入数据。 IO//M 输入输出 / 存储器控制信号(输出,三态 ,8088 ) 当为高电平时, 表示 CPU正与 I/O 端口进行数据传送, 为低电平时, 表示 CPU正与内存进行 数据传送(见下表) /SS0 系统状态信号(输出,三态 ,8088 ) 该信号与 DT//R 、 IO//M 信号的组合,表示对应的操作。 /WR写信号(输出,三态) 有效时,表示 CPU正对 I/O 端口或内存进行数据写入。 HOLD总线请求信号(输入) 当 CPU以外的总线设备要使用总线时,通过该引脚向

您可能关注的文档

文档评论(0)

tianya189 + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体阳新县融易互联网技术工作室
IP属地湖北
统一社会信用代码/组织机构代码
92420222MA4ELHM75D

1亿VIP精品文档

相关文档