理科本科毕业设计撰写参考模板参考模板.docxVIP

理科本科毕业设计撰写参考模板参考模板.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
附件2:理科本科毕业设计(论文)撰写参考模板 二号黑体,居中 数字直流调速藹舀: 三号黑体,居中 院(系)XXXXXX 学院 专业班级 学生姓名 XXX讲师 XXX讲师助理指导教师XXX 讲师 II / 6 空一行g ―1-彳〒工 1J五号宋体,页眉之下有一条下划线 空一行 g ―1-彳〒 工 1J 五号宋体,页眉之下有一条下划线 小四号宋体 氏期以 位。 器的 设计。在 变实现交流调 的目的。 关键词=数孚直流调速速度环 在交流调速飞速发展的今天, - 来,直流电机因其调速范围大,控制性能好等优点,一直在传动领域占有重要地 常釆用经典的双闭环设计,对速度环和电流环进行 PID控制。 论文通过吸收和借鉴国外产品的先进的设计理念,提出了设计数字直流调速 一个新的方案,实现逻辑部分和算法部分的相对独立,也做到真正的模块化 该板设计之初就考虑到通用性,在不改变硬件的情况下,通过软件的改 速器、高速采集、无功率补偿等方面的设计,真正到达了一板多用 在硬件设计中提出了单片机+CPLD的结构,这也为系统的实时性奠定了硬件 的 基础。在软件设计中同样釆用模块化设计,使其维护、修改都变得十分方便, 这样也 利于团队开发。使用 EWB软件对电路进行仿真,从而减少了硕件设计错误。 在开发过程中,注重控制板的通用和扩展性,为后续开发工作打下良好的基础。 罗马字母编号 ABSTRACT空一行Times New Roman,小四号Althoughexte nsion of the con trol panel tospeedregeaJeo flevelopmene onKeywords:. Digital DC Driver ; looploop;PIDTimes New Roman?加粗小四号Times New Roman , ABSTRACT 空一行 Times New Roman,小四号 Although exte nsion of the con trol panel tospeedregeaJeo flevelopmene on Keywords:. Digital DC Driver ; loop loop; PID Times New Roman? 加粗小四号 Times New Roman ,小四号尸 3~5个,用分号分隔 Driver has bee n develop ing at a very fast speed, eve n today, it can not replace the DC Driver which is of essential importanee ? For a long time, DC electromotor has taken a large space in the field of transmission because of its larger range of timing and finer control capability. Classical double-closed loop is used in designing the digital DC Driver, i n which speed- regulati on (loop) and curre ntregulati on (loop) are un der PID con trol. Based on assimilat ing and modeli ng adva need desig n idea from overseas products, this paper proposes a new plan to design digital direct current velometer, which realizes the relative in depe ndence from one ano ther betwee n logic and arithmetic, achiev ing the true modular desigr? Versatility is take n into con siderati on at the very beg inning of the board desigr? Without changing the hardware, through shifting the software, alter native curre nt velometer, high speed gatheri ng and the idle work rate compe nsati on etc. can all be realized. This desig n truly

文档评论(0)

ld066788 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档